402-00005-00
Preface
viii
Rev 02; February 8, 2002
3.1.15 Base Address Four (BADR4) R-O
3–14
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.1.16 Base Address Five (BADR5)
3–15
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.1.17 Expansion ROM Base Address (XROM) R-O
3–15
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.1.18 Interrupt Line (INTLN) R/W
3–15
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.1.19 Interrupt Pin (INTPIN) R-O
3–16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.1.20 Minimum Grant (MINGNT) R-O
3–16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.1.21 Maximum Latency (MAXLAT) R-O
3–16
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2 PCI Interface Control Registers
3–17
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.1 Mailbox Registers (MBOX1, MBOX2, MBOX3, MBOX4) R/W
3–17
. . . . . . . . . . . . . . . . .
3.2.2 Bus Master Destination Address (BMDST) R-O
3–18
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.3 Bus Master Transfer Count (BMXC) R-O
3–18
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.4 PCI Interrupt Control and Status (INTCTL) R/W
3–19
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.4.1 PCI Interrupt Enable (INTEN) R/W
3–19
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.4.2 Interrupt on Bus Master Transfer Done (BINTEN) R/W
3–20
. . . . . . . . . . . . . . . . . . .
3.2.4.3 PCI Interrupt Status (INTST) R/W1C
3–20
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.4.4 Bus Master Interrupt Status (BINTST) R/W1C
3–20
. . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.4.5 Master Abort Interrupt Status (MAINT) R/W1C
3–20
. . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.4.6 Target Abort Interrupt Status (TAINT) R/W1C
3–20
. . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.5 Bus Master Host Control/Status (BMCTL) R/W
3–21
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.5.1 FIFO Full (FIFOFL) R-O
3–21
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.5.2 FIFO 4 Plus (FIFO4P) R-O
3–21
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.5.3 FIFO Empty (FIFOEM) R-O
3–22
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.5.4 Bus Master Done (BMDONE) R-O
3–22
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.2.5.5 Software Reset (RST) R/W
3–22
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3 Board ID Registers
3–23
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3.1 Board Status (BRDSTAT) R-O
3–23
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3.1.1 Build Status (BLDSTAT) R-O
3–24
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3.1.2 FPGA Loading Done (FPGADONE) R-O
3–24
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3.1.3 FPGA Ready Status (FPGARDY) R-O
3–24
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3.1.4 PIO Level Jumper Setting (PIOLSTAT) R-O
3–24
. . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3.1.5 Expansion Module Present (CMPRESENT) R-O
3–24
. . . . . . . . . . . . . . . . . . . . . . . . .
3.3.1.6 Revision (REV) R-O
3–24
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3.2 FPGA Programming (ORCAPRGM) R/W
3–25
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.3.3 FPGA Reset (ORCARST) W-O
3–25
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4 Acquisition Module Control Registers
3–26
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.1 PTG Horizontal 1 (PTGH1) R/W
3–27
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
3.4.1.1 Horizontal Sync Pixel Count Total (HTOTAL) R/W
3–27
. . . . . . . . . . . . . . . . . . . . . . .
3.4.1.2 Horizontal Sync End (HESYNC) R/W
3–28
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . .
Artisan Technology Group - Quality Instrumentation ... Guaranteed | (888) 88-SOURCE | www.artisantg.com