H A R D W A R E D E S C R I P T I O N
DNPCIe_10G_K7_LL (_QSFP) User Manual
www.dinigroup.com
31
Signal Name
Direction
IO Standard
qdriip_r_n
OUTPUT
HSTL_I
qdriip_sa
OUTPUT
HSTL_I
qdriip_w_n
OUTPUT
HSTL_I
2.3.3
Connections between FPGA and QDR II+ SRAM Devices (4M x 18)
Table 5
shows the connections between the FPGA and the QDR II+ SRAM device
(U4).
Table 5 - Connections between FPGA and the QDR II+ SRAM Devices
Signal Name
FPGA
QRD II+
SRAM
QDRIIP_BWS0n
U6-AA25
U4-B7
QDRIIP_BWS1n
U6-AB25
U4-A5
QDRIIP_CQ
U6-N21
U4-A11
QDRIIP_CQn
U6-R21
U4-A1
QDRIIP_D0
U6-V21
U4-P10
QDRIIP_D1
U6-V22
U4-N11
QDRIIP_D2
U6-U22
U4-M11
QDRIIP_D3
U6-U24
U4-K10
QDRIIP_D4
U6-U25
U4-J11
QDRIIP_D5
U6-W25
U4-G11
QDRIIP_D6
U6-V26
U4-E10
QDRIIP_D7
U6-W26
U4-D11
QDRIIP_D8
U6-U26
U4-C11
QDRIIP_D9
U6-AC26
U4-B3
QDRIIP_D10
U6-AB26
U4-C3
QDRIIP_D11
U6-Y26
U4-D2
QDRIIP_D12
U6-Y25
U4-F3
QDRIIP_D13
U6-AB24
U4-G2
QDRIIP_D14
U6-AA23
U4-J3
QDRIIP_D15
U6-Y23
U4-L3
QDRIIP_D16
U6-W24
U4-M3
QDRIIP_D17
U6-W23
U4-N2