UM012811-0904
Opcodes Listed Numerically
eZ8 CPU
User Manual
209
8A
DJNZ dst, RA
r
-
-
-
-
-
-
2
3
8B
JR dst
DA
-
-
-
-
-
-
2
2
8C
LD dst, src
r
IM
-
-
-
-
-
-
2
2
8D
JP dst
DA
-
-
-
-
-
-
3
2
8E
INC dst
r
-
*
*
*
-
-
1
2
8F
DI
-
-
-
-
-
-
1
2
90
RL dst
R
*
*
*
*
-
-
2
2
91
RL dst
IR
*
*
*
*
-
-
2
3
92
LDE dst, src
Irr
r
-
-
-
-
-
-
2
5
93
LDEI dst, src
Irr
Ir
-
-
-
-
-
-
2
9
94
LDX dst, src
ER
r
-
-
-
-
-
-
3
2
95
LDX dst, src
ER
Ir
-
-
-
-
-
-
3
3
96
LDX dst, src
IRR
R
-
-
-
-
-
-
3
4
97
LDX dst, src
IRR
IR
-
-
-
-
-
-
3
5
98
LEA dst, X(src)
r
X(r)
-
-
-
-
-
-
3
3
99
LEA dst, X(src)
rr
X(rr)
-
-
-
-
-
-
3
5
9A
DJNZ dst, RA
r
-
-
-
-
-
-
2
3
9B
JR GE, dst
DA
-
-
-
-
-
-
2
2
9C
LD dst, src
r
IM
-
-
-
-
-
-
2
2
9D
JP GE, dst
DA
-
-
-
-
-
-
3
2
9E
INC dst
r
-
*
*
*
-
-
1
2
9F
EI
-
-
-
-
-
-
1
2
A0
INCW dst
RR
-
*
*
*
-
-
2
5
A1
INCW dst
IRR
-
*
*
*
-
-
2
6
A2
CP dst, src
r
r
*
*
*
*
-
-
2
3
A3
CP dst, src
r
Ir
*
*
*
*
-
-
2
4
Table 23. eZ8 CPU Instructions Sorted by Opcode
Opcode(s)
(Hex)
Assembly Mnemonic
Address Mode
Flags
Fetch
Cycles
Instr.
Cycles
dst
src
C
Z
S
V
D
H
Flags Notation: * = Value is a function of the result of the operation.
- = Unaffected
X = Undefined
0 = Reset to 0
1 = Set to 1