DocID024543 Rev 1
7/162
STA380BW
Contents
Noise-shaper bandwidth selection . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
AM mode enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
PWM speed mode . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
Zero-crossing enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
Soft volume update enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 111
Configuration register F (addr 0x05) . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
Output configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
Invalid input detect mute enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 118
Binary output mode clock loss detection . . . . . . . . . . . . . . . . . . . . . . . 118
LRCK double trigger protection . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 118
External amplifier power-down . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 118
Volume control registers (addr 0x06 - 0x0A) . . . . . . . . . . . . . . . . . . . . . 119
Mute/line output configuration register . . . . . . . . . . . . . . . . . . . . . . . . . 119
Master volume register . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120
Channel 1 volume . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120
Channel 2 volume . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120
Channel 3 / line output volume . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 120
Audio preset registers (addr 0x0C) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
Audio preset register (addr 0x0C) . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
AM interference frequency switching . . . . . . . . . . . . . . . . . . . . . . . . . . 122
Bass management crossover . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 122
Channel configuration registers (addr 0x0E - 0x10) . . . . . . . . . . . . . . . . 123
Binary output enable registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 124
Tone control register (addr 0x11) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 125
Dynamic control registers (addr 0x12 - 0x15) . . . . . . . . . . . . . . . . . . . . 126
Limiter 1 attack/release rate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
Limiter 1 attack/release threshold . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
Limiter 2 attack/release rate . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
Limiter 2 attack/release threshold . . . . . . . . . . . . . . . . . . . . . . . . . . . . 126
Obsolete Product(s) - Obsolete Product(s)