![Sony BDKP-N1001 Скачать руководство пользователя страница 53](http://html.mh-extra.com/html/sony/bdkp-n1001/bdkp-n1001_maintenance-manual_390273053.webp)
3-5
BDX-N1000
IC
EPF10K100ARC240-3 (ALTERA)
181
185
190
195
200
205
210
215
220
225
230
235
240
EMBEDDED PROGRAMMABLE LOGIC DEVICE
—TOP VIEW—
120
115
110
105
100
95
90
85
80
75
70
65
61
180
175
170
165
160
155
150
145
140
135
130
125
121
1
5
10
15
20
25
30
35
40
45
50
55
60
PIN
NO.
I/O
SIGNAL
PIN
NO.
I/O
SIGNAL
PIN
NO.
I/O
SIGNAL
PIN
NO.
I/O
SIGNAL
TCK
CONF DONE
CEO
TDO
V
CC
I/O
I/O
I/O
I/O
GND
CLKUSR, I/O
I/O
I/O
I/O
I/O
V
CC
I/O
I/O
I/O
I/O
I/O
GND
RDY/
BSY
, I/O
I/O
I/O
INIT DONE, I/O
V
CC
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
V
CC
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
V
CC
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
V
CC
TMS
TRST
STATUS
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112
113
114
115
116
117
118
119
120
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
I/O
I/O
I/O
V
CC
I/O
I/O
I/O
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
V
CC
IN, I/O
CLK, I/O
IN, I/O
GND
I/O
I/O
V
CC
I/O
I/O
I/O
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
I/O
I/O
I/O
V
CC
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
121
122
123
124
125
126
127
128
129
130
131
132
133
134
135
136
137
138
139
140
141
142
143
144
145
146
147
148
149
150
151
152
153
154
155
156
157
158
159
160
161
162
163
164
165
166
167
168
169
170
171
172
173
174
175
176
177
178
179
180
I
—
I
I
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
—
I
I
I
I/O
CONFIG
V
CC
MSEL1
MSEL0
GND
I/O
I/O
I/O
I/O
V
CC
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
V
CC
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
V
CC
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
V
CC
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
V
CC
I/O
I/O
I/O
I/O
I/O
GND
TDI
CE
DCLK
DATA0, I/O
181
182
183
184
185
186
187
188
189
190
191
192
193
194
195
196
197
198
199
200
201
202
203
204
205
206
207
208
209
210
211
212
213
214
215
216
217
218
219
220
221
222
223
224
225
226
227
228
229
230
231
232
233
234
235
236
237
238
239
240
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
DATA1, I/O
DATA2, I/O
DATA3, I/O
I/O
DATA4, I/O
DATA5, I/O
I/O
DATA6, I/O
V
CC
DATA7, I/O
I/O
I/O
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
I/O
I/O
I/O
V
CC
I/O
I/O
I/O
DEV CLR
, I/O
IN, I/O
CLK, I/O
IN, I/O
DEV OE, I/O
I/O
I/O
GND
I/O
I/O
I/O
I/O
I/O
I/O
I/O
V
CC
I/O
I/O
I/O
I/O
I/O
I/O
I/O
GND
I/O
I/O
I/O
RS
, I/O
I/O
WS
, I/O
CS, I/O
CS
, I/O
I
I/O
O
O
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
—
I
O
O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
—
I/O
I/O
I/O
—
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
I/O
I/O
—
I/O
I/O
I/O
I/O
I/O
I/O
I/O
I/O
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
INPUTS
CE
CLKUSR
CONFIG
CS,
CS
DCLK
DEV CLR
DEV OE
IN
MSEL0, MSEL1
RS
TCK
TDI
TMS
WS
OUTPUTS
CEO
CONF DONE
INIT DONE
RDY/
BSY
STATUS
TDO
TRST
INPUTS/OUTPUTS
DATA0 - DATA7
I/O
: CHIP ENABLE
: OPTIONAL USER-SUPPLIED CLOCK
: CONFIGURATION CONTROL
: CHIP SELECT
: CLOCK
: CLEAR ON DEVICE
: OUTPUT ENABLE ON DEVICE
: IN
: 2-BIT CONFIGURATION
: READ STROBE
: TEST CLOCK
: TEST DATA
: TEST MODE SELECT
: WRITE STROBE
: CHIP ENABLE
: STATUS
: STATUS PIN
: READY
: STATUS
: TEST DATA
: TEST RESET
: DATA
: I/O
EPC1PC8 (ALTERA)
DATA
OUT
DCLK
I/O
OE
IN
CS
IN
1
2
3
4
8
7
6
5
V
DD
V
DD
GND
CASC
OUT
C-MOS SERIAL EPROM
—TOP VIEW—
2
4
DCLK
CS
DATA
CASC
1
6
OE
3
OSCILLATOR
CONTROL
OSCILLATOR
DCLK
2
CS
4
OE
3
CLK
ENA
nRESET
ADDRESS
COUNTER
DECODE
LOGIC
EPROM
ARRAY
SHIFT
REGISTER
CASC
6
DATA
1
DATA
ADDRESS
INPUT
CS
OE
OUTPUT
CASC
INPUT/OUTPUT
DCLK
: CHIP SELECT
: OUTPUT ENABLE
: CASCADE SELECT
: CLOCK
Содержание BDKP-N1001
Страница 4: ......
Страница 66: ......
Страница 78: ...5 12 BDX N1000 5 12 2 3 4 5 A B C D E F G H 1 ...
Страница 88: ...5 22 BDX N1000 5 22 2 3 4 5 A B C D E F G H 1 ...
Страница 102: ......