3
8
TCM2.0E LA
7.
Circuit Diagrams and PWB Layouts
SSB v1: MT5335 Interface VGA
AIN0_L
AIN0_R
AIN1_L
AIN1_R
AIN2_L
AIN2_R
AIN
3
_L
AIN
3
_R
AVDD
33
_AADC
AV
SS33
_AADC
VMID_AADC
REFP_AADC
REFN_AADC
A
S
PDIF
AOMCLK
AOLRCK
AOBCK
AO
S
DATA0
AL1
AR1
AL2
AR2
AVDD
33
_KADAC0
AVDD
33
_KADAC1
AV
SS33
_KADAC0
AV
SS33
_KADAC1
ADAC_VCM
AVDD
33
_DIG
GND
GND
GND
GND
GND
GND
GND
GND
GND
GND
A
A
A
A
L2
3
4
600R
L2
3
1
600R
C
3
12
0.1U
C219
4U7
C21
8
4U7
AOMCLK
AR2O
AL1O
AR1O
S
CT_R
VGA_L
GND
AV
33
AV
33
AV
33
AV
33
AV
33
AV
33
GND
GND
C
3
1
3
0.1U
C
3
11
0.1U
1U
C245
0.1U
C
3
10
VIMD_AADC
C
3
0
8
0.1U
1U
C242
1U
C241
C
3
07
0.1U
L22
8
600R
L227
600R
AVDD
33
_AADC
GND
GND
GND
AVDD
33
_ADAC0
AVDD
33
_ADAC1
ADAC_VCM
REFP_AADC
AVDD
33
_DIG
VIMD_AADC
A0
S
DATA0
AOLRCK
ADAC_VCM
AVDD
33
_AADC
REFP_AADC
C
3
09
0.1U
1U
C24
3
L229
600R
GND
AVDD
33
_ADAC0
AVDD
33
_DIG
GND
600R
L2
3
0
C244
1U
AVDD
33
_ADAC1
GND
1U
C246
AV
33
AV
33
AV
33
VGA_R
YPBPR_L
YPBPR_R
AIN2_L
AIN2_R
S
CT_L
AL2O
A
S
PDIF
AV
33
177
176
175
174
17
3
172
171
170
169
1
8
1
179
1
8
0
17
8
201
19
8
199
200
196
1
8
6
1
8
5
1
8
9
1
8
7
190
1
8
2
1
88
1
8
4
1
83
16
8
U20
3
MT5
33
5PKU
AOBCK
MT5
33
5 INTERFACE - VGA
B12
B12
I_17950_0
3
2.ep
s
07050
8