EN 45
3139 785 32540
7
Circuit Diagram and PWB Layout
AV Board: Circuit Diagram (Part 1)
COM
OUT
IN
VCC
V5.1
SYNC
COMP
OUT
VFB
OSC
BOOT
GND
INH
SS
B
C
D
E
F
G
H
I
A
B
C
D
E
F
G
2101 D3
2102 C4
H
2
3
4
5
6
7
8
9
10
11
12
13
1
2
3
2103 C2
2104 C2
2105 B2
2106 B2
2107 B2
2108 B3
2109 C3
2110 B5
I
1100 C1
1102 A8
1104 C13
1105 A12
2100 D3
1
2125 F3
2126 F1
2127 G4
2128 H5
2129 G4
2130 B8
2131 C5
2132 D6
2133 D7
2134 G9
3100 C7
3101 C7
3102 C8
3103 C8
3104 D2
13
A
3132 C5
3133 F2
3134 D9
3135 D10
3136 D10
4100 H9
5100 C4
5103 F5
5104 H8
5105 H10
6101 C8
6102 G5
6103 D6
6104 E7
6105 F6
7101 E3
7102 H10
7103 F3
7104 F8
7105 G8
7106 C5
7109 D5
7110 D11
F100 B2
F101 B2
F102 C2
F103 C2
F104 C2
F105 C2
F106 C3
4
5
6
7
8
9
10
11
12
F119 B7
F120 B8
F121 D12
F122 D12
F123 D12
F124 D12
2123 G2
2124 G2
F127 E12
F128 E12
F129 E12
F130 C12
F131 D12
F132 D12
F133 B8
3129 G5
3131 G8
2111 B6
2112 B6
2113 D2
2114 D9
2115 C9
2116 B11
2117 B7
2118 B7
2119 B11
2120 B12
2121 B8
2122 G6
6109 B7
7100 C8
F125 D12
3105 E3
3106 D5
3108 F8
3109 A5
3123 G5
3126 G9
3127 G6
3128 H5
F126 E12
F107 D3
F108 D2
F109 D1
F110 A7
F111 A6
F112 A6
F113 A6
F114 A12
F115 A11
F116 B12
F117 A12
F118 A8
6106 F6
6107 H9
6108 F8
7
K
4
6
3
1
3
BC847BW
7101
7109
BC817-25W
4100
F129
K
0
1
8
2
1
3
9
0
1
3
K
2
2
PBSS5220T
7104
BC807-25
7100
3103
1K0
n
0
7
4
4
2
1
2
1
1
1
2
p
7
4
8
0
1
2
V
6
1
u
0
7
4
2
0
1
6
6
3
S
S
1u0
2125
470R
3132
1
0
1
6
2
1
C-
4
8
3
X
Z
B
MBRA210L
6104
10K
3126
5100
60R
SCL0
2
SCL1
7
SDA0
3
SDA1
6
VCC
8
GND_D
7110
PCA9515ADP
EN
5
GND
4
NC
1
F113
F117
GND_D
GND_D
3
2
1
2
7
n
2
F104
p
0
7
4
6
0
1
2
9
K
0
1
4
3
1
3
13
2
3
4
5
6
7
8
LAC1315-0102FC
1100
1
10
11
12
5
3
1
3
7
K
4
F102
BC817-25W
7106
GND_D
F115
F121
7
1
1
2
p
0
7
4
F128
V
0
1
u
0
7
4
2
2
1
2
F127
F124
6
1
1
2
p
0
7
4
7
2
1
2
p
0
2
2
7
8
9
6106
MBRA210L
S9B-EH
1102
1
2
3
4
5
6
120u
5103
F112
8
1
1
2
p
0
7
4
F106
F119
47p
2101
2105
470p
F100
0
3
1
2
p
0
7
4
BZX384-B5V6
6103
p
7
4
0
1
1
2
5105
60R
F125
F107
3
1
1
2
p
0
7
4
47K
3105
F116
3101
1K0
F120
F133
3
4
5
6
7
1105
1
2
R
0
6
5
440055-7
7
2
1
3
5
K
1
9
2
1
3
1
3
1
3
7
K
4
6108
MBRA210L
p
0
7
4
u
0
0
1
V
6
1
4
1
1
2
2
1
1
2
p
7
4
1
2
1
2
F122
F110
0
2
1
2
p
0
7
4
4
0
1
2
p
7
4
2132
47u
16V
F111
F131
R
0
6
5
2103
100p
8
0
1
3
47p
2100
F132
21
3
4
5
6
7
8
9
13
14
15
16
17
18
19
2
20
1104
HLEM21R-1
1
10
11
12
6105
MBRA210L
16V 47u
2131
V
6
1
u
7
4
3
3
1
2
9
0
1
2
p
0
7
4
F118
F114
820R
3106
3
3
1
3
K
2
2
BC847CW
7105
6
2
1
2
n
0
2
2
GND_D
n
2
2
u
7
4
V
6
1
5
1
1
2
8
9
13
8
2
1
2
15 16
17
11
1
2
3
19
20
18
10
12
4 5 6 7 14
GND_D
7103
L4973D5.1
Φ
REGULATOR
LD1086D2T33
1
3
2
7102
F108
3102
1K0
p
0
7
4
9
1
1
2
GND_D
F103
F123
6109
BAT760
2
0
1
2
p
0
7
4
V
6
1
u
0
7
4
F126
7
0
1
2
F101
GND_D
4
3
1
2
1
K
9
3
2
1
3
n
0
0
1
GND_D
S1D
6107
60R
5104
F130
F105
4
0
1
3
K
0
2
2
3100
10R
F109
2129
220n
PBox_IRQ#
+5VL
+5VC
-25V
-25V
+5VL
+12V
+12VC
+5VSTBY
+3V3
+12VC
+5VC
+3V3_D
+5VC
+5VL
STBY_CTRL0
+5VSTBY
+12V
Active_stby
+5VC
+12A
+5VA
SDA_1
SCL_1
Line_Det
HOST_IRQ
HOST_SCL
HOST_SDA
+3V3
TVin_Det
MCU_RST
Active_stby
USB_OC
+12V
PBox_IRQ#
SDA_1
SCL_1
+3V3_D
+5VSTBY
SPDIF
STBY_CTRL0
-25V
+12V
-12V
3139-243-35837-130-01-a2.pdf 2007-01-19