Circuit Diagrams and PWB Layouts
45
7.
AmbiLight Inverter: FPGA I/O Banks
VCCA_PLL
VCCD_PLL
GNDA_PLL
GND
GND
GND
VCCIO4
VCCINT
1
2
1
2
2
1
GND_PLL2
GND_PLL1
VCCIO3
VCCIO2
VCCIO1
NC
NC
CLK
MSEL
6
5
4
3
2
1
0
7
DATA0
DCLK
TDI
TDO
TMS
TCK
1
0
CONF_DONE
CONFIG
STATUS
CE
FPGA I/O BANKS
RES
EMC
EMC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
1
2
3
4
5
6
7
8
9
10
11
12
1
2
3
4
5
6
7
8
9
10
11
12
A
B
C
D
E
F
G
H
I
A
B
C
D
E
F
G
H
I
2210 F4
2211 F4
2212 F4
2213 F5
2214 E3
2215 E3
2216 E4
2217 E4
2218 E2
2219 F2
2220 F2
2221 F2
2222 F3
2223 F3
2224 F3
2225 F3
2226 G2
2227 G2
2228 G2
2229 G3
2230 G3
2231 G3
2232 G3
2233 I2
2234 I3
2235 I3
2236 I3
2237 I3
2240 H2
2242 H3
2243 H3
2244 H3
2245 H3
2246 I6
2247 C2
3210 H8
3211 H9
3212 I9
4210 H10
4211 I10
5210 E1
5211 F1
5212 G1
5213 H2
5214 H1
5215 G1
7201-1 H7
7201-2 B3
7201-3 A7
7201-4 A11
7201-5 D11
7201-6 D7
7201-7 H11
F210 E1
F211 F1
F212 G1
F213 H2
F214 H1
F231 H8
F232 H8
F233 H8
F234 H9
I210 B4
I211 B4
I212 B4
I213 B2
I214 B4
I215 B4
I216 C2
I217 C4
I218 C2
I220 C4
I221 C2
I222 C2
I223 C4
I224 C2
I225 C4
I228 C2
I230 C2
BANK3
Φ
7201- 4
EP2C5F256C7N
F234
3212
10K
+3V3-FPGA
+3V3-FPGA
+2V5in-FPGA
+1V2-FPGA
+1V2-PL L
+3V3-FPGA
+2V5out-FPGA
100p
2247
2246
100p
I213
I216
I225
I218
I223
I220
I215
I217
I212
I214
I211
I210
I222
I221
I224
I230
I228
F233
F231
F232
10 n
2243
2242
10n
2234
10 n
2219
10n
10 n
2232
10n
+1V2
+1V2-PLL
+1V2-FPGA
2231
F21 1
+2V5out-FPGA
+3V3
+3V3-FPGA
+2V5-PF
F21 2
+2V5-PF
+2V5in-FPGA
10 n
2230
10n
2229
222 8
10n
2227
10n
2226
4u 7
5212
30 R
30R
5213
30 R
5215
30 R
5214
2225
10 n
10n
2224
10 n
2223
2217
10n
10 n
2216
2215
10 n
2214
10n
10n
2213
10n
221 1
10 n
2212
10n
2237
2236
10 n
10n
2235
10n
222 2
222 1
10n
F21 0
F213
F21 4
10 n
2210
30 R
5210
1u 0
2218
10n
2244
10 n
2245
2233
1u 0
4u 7
222 0
5211
30 R
47 u
3210
10K
4V
2240
10K
3211
4210
G2
G1
4211
J15
J16
J5
L13
F1
H4
J1 3
K12
M13
F2
H5
Φ
CONTROL
G5
H2
H1
J2
J1
H16
H15
D9
E13
E15
EP2C5F256C7N
7201- 1
K8
N3
N4
N6
N7
P6
R6
C16
D1
D2
D7
F1 4
F5
G4
H6
J1 0
J6
K13
K6
K7
C15
NC
Φ
7201-7
EP2C5F256C7N
B8
F1 3
M10
M7
P10
P7
T15
T2
R1
A15
A2
C10
C7
E10
E7
B16
G14
K14
R16
M5
E12
L6
F11
G9
H10
H7
J7
B1
G3
K3
C9
E8
E9
G8
M6
E11
L5
N5
D12
F12
M9
P8
P9
R15
R2
T1
T16
B15
B2
C8
H14
H3
H8
H9
J1 4
J3
J8
J9
K9
M8
A16
POWER
Φ
7201-6
EP2C5F256C7N
A1
IO_T3|LVDS58p
T3
IO_T4|LVDS56p
T4
IO_T5|LVDS55p
T5
IO_T6
T6
IO_T7|LVDS54p
T7
IO_T8|LVDS53p
T8
IO_T9|LVDS52p
T9
IO_R7|LVDS54n
R7
IO_R8|LVDS53n
R8
IO_R9|LVDS52n
R9
IO_T10|LVDS49n
T1 0
IO_T11|LVDS51p
T1 1
IO_T12|LVDS46p
T1 2
IO_T13|LVDS45p
T1 3
IO_T14|LVDS44p
T1 4
IO_R10|LVDS49p
R1 0
IO_R11|LVDS51n
R1 1
IO_R12|LVDS46n
R1 2
IO_R13|LVDS45n
R1 3
IO_R14|LVDS44n
R1 4
IO_R3|LVDS58n
R3
IO_R4|LVDS56n
R4
IO_R5|LVDS55n
R5
IO_N11|VREFB4N0
N11
IO_N8|VREFB4N1
N8
IO_N9|LVDS59p
N9
IO_P11
P11
IO_P12|LVDS47p
P12
IO_P13|LVDS47n
P13
IO_P4|LVDS57n
P4
IO_P5|LVDS57p
P5
IO_L10|LVDS50n
L10
IO_L11|LVDS43n
L11
IO_L12
L12
IO_L7|LVDS60p
L7
IO_L8|LVDS60n
L8
IO_L9|LVDS50p
L9
IO_M11|LVDS43p
M11
IO_N10|LVDS59n
N10
7201-5
EP2C5F256C7N
IO_K10|LVDS48n
K10
IO_K11|LVDS48p
K11
IO_F8|LVDS19p
F8
IO_F9|LVDS12p
F9
IO_G10|LVDS24n
G10
IO_G11|LVDS24p
G11
IO_G6|LVDS11n
G6
IO_G7|LVDS11p
G7
BANK4
Φ
IO_D10|LVDS22p
D10
IO_D11|LVDS22n
D11
IO_D6|LVDS17
n
D6
IO_D8|VREFB2N1
D8
IO_E6|LVDS13
p
E6
IO_F10|LVDS12
n
F1 0
IO_F6|LVDS13n
F6
IO_F7|LVDS19n
F7
IO_B7|LVDS20
p
B7
IO_B9|LVDS21p
B9
IO_C11|VREFB2N0
C11
IO_C12|LVDS27p
C12
IO_C13|LVDS27n
C13
IO_C4|LVDS10
p
C4
IO_C5|LVDS10
n
C5
IO_C6|LVDS17
p
C6
IO_B11
B11
IO_B12|LVDS25n
B12
IO_B13|LVDS26n
B13
IO_B14|LVDS28n
B14
IO_B3|LVDS14
n
B3
IO_B4|LVDS15
n
B4
IO_B5|LVDS16
n
B5
IO_B6|LVDS18
n
B6
IO_A3|LVDS14
p
A3
IO_A4|LVDS15
p
A4
IO_A5|LVDS16
p
A5
IO_A6|LVDS18
p
A6
IO_A7|LVDS20
n
A7
IO_A8
A8
IO_A9|LVDS21n
A9
IO_B10|LVDS23n
B10
IO_A10|LVDS23p
A10
IO_A11
A11
IO_A12|LVDS25p
A12
IO_A13|LVDS26p
A13
IO_A14|LVDS28p
A14
IO_N2|LVDS1n
P1
IO_P1|LVDS0p
P2
IO_P2|LVDS0n
P3
IO_P3
BANK2
Φ
7201-3
EP2C5F256C7N
IO_L2|LVDS2n
L3
IO_L3
L4
IO_L4|PLL1_OUTp
M1
IO_M1
M2
IO_M2
M3
IO_M3
M4
IO_M4|PLL1_OUTn
N1
IO_N1|LVDS1p
N2
IO_F3|VREFB1N0
F4
IO_F4|CSO_
J4
IO_J4|VREFB1N1
K1
IO_K1|LVDS4n
K2
IO_K2|LVDS4p
K4
IO_K4|LVDS3p
K5
IO_K5|LVDS3n
L1
IO_L1|LVDS2p
L2
IO_D3|LVDS6p
D4
IO_D4|LVDS6n
D5
IO_D5|LVDS8p
IO_E1|LVDS5p
E1
IO_E2|LVDS5n
E2
E3
IO_E3|LVDS7p
E4
IO_E4|LVDS7n
E5
IO_E5|LVDS8n
F3
BANK1
Φ
C1
IO_C1|LVDS9p
C2
IO_C2|LVDS9n
C3
IO_C3|ASDO
D3
IO_N15|LVDS39
n
N15
IO_N16|LVDS39
p
N16
IO_P1 4
P14
IO_P15|LVDS40
n
P15
IO_P16|LVDS40
p
P16
7201- 2
EP2C5F256C7
N
IO_L16|LVDS37p
L16
IO_M12|LVDS42
p
M12
IO_M14|VREFB3N1
M14
IO_M15|LVDS38
n
M15
IO_M16|LVDS38
p
M16
IO_N12|LVDS42
n
N12
IO_N13|LVDS41
n
N13
N14
IO_N14|LVDS41
p
IO_H12|LVDS35
n
H12
IO_H13|VREFB3N0
H13
IO_J11|LVDS32n
J1 1
IO_J12|LVDS35p
J1 2
IO_K15|LVDS36p
K1 5
IO_K16|LVDS36n
K1 6
IO_L1 4
L14
IO_L15|LVDS37n
L15
IO_E1 6
E16
IO_F15|LVDS33n
F15
IO_F16|LVDS33p
F16
IO_G12|LVDS31n
G1 2
IO_G13|LVDS31p
G1 3
IO_G15|LVDS34p
G1 5
IO_G16|LVDS34n
G1 6
IO_H11|LVDS32
p
H11
IO_C14|LVDS29
n
C14
IO_D13|LVDS29
p
D13
IO_D14|PLL2_OUTn
D14
IO_D15|LVDS30
n
D15
IO_D16|LVDS30
p
D16
E14
IO_E14|PLL2_OUTp
CLK_OSC1
MAIN_SCL
TMS_FPGA
TDO_FPGA
TDI_FPGA
CONF_DONE
CE
rxoclkp
rxoclkn
rxeclkp
rxeclkn
CONFI G
DATA0
TCK_FPGA
DCLK
rxe3n
rxe0p
rxe0n
rxe1p
rxe1n
rxe2p
rxe2n
rxe3p
AMBI_SDA
rxo0n
rxo0p
rxo3n
rxo2n
rxo1n
rxo3p
rxo2p
rxo1p
ASDO
nCSO
TPi(3 )
TPo(0)
TPo(1)
TPo(3)
MAIN_SDA
AMBI_SCL
TPi(1 )
TPi(2 )
TPo(4)
H_17260_028.eps
040707
3139 123 6227.1
AI 2
AI 2
Содержание 32PFL7332/93
Страница 11: ...Mechanical Instructions EN 11 LC7 1A LA 4 Figure 4 3 Cable dressing 42 models H_17270_012 eps 060707 ...
Страница 30: ...Service Modes Error Codes and Fault Finding EN 30 LC7 1A LA 5 Personal Notes E_06532_012 eps 131004 ...
Страница 109: ...Revision List EN 109 LC7 1A LA 11 11 Revision List Manual xxxx xxx xxxx 0 First release ...