Figure 5.
PXIe-6569 with 32 LVDS In, 32 LVDS Out, Rows B-A
aSeGpio(11)
aDiffGpio_p(22)
aDiffGpio_n(22)
aDiffGpio_p(26)
aDiffGpio_n(26)
aDiffGpio_p(24)
aDiffGpio_n(24)
aDiffGpio_p(25)
aDiffGpio_n(25)
aDiffGpio_p(27)
aDiffGpio_n(27)
aDiffGpio_p(31)
aDiffGpio_n(31)
aDiffGpio_p(32)
aDiffGpio_n(32)
aDiffGpio_p(40)
aDiffGpio_n(40)
aDiffGpio_p(36)
aDiffGpio_n(36)
aDiffGpio_p(45)
aDiffGpio_n(45)
aDiffGpio_p(39)
aDiffGpio_n(39)
GND
GND
SE 5
SE_GND_TERM
DO 10+
DO 10-
DO 11+
DO 11-
GND
DO 12+
DO 12-
GND
DO 13+
DO 13-
GND
DO 14+
DO 14-
GND
DO 15+
DO 15-
GND
DO 16+
DO 16-
GND
DO 17+
DO 17-
GND
DO 18+
DO 18-
GND
DO 19+
DO 19-
GND
DO 20+
DO 20-
GND
RSVD
RSVD
GND
GND
Connector Signal
FPGA Signal
B4
B1
B2
B3
B5
B6
B8
B9
B10
B11
B12
B13
B14
B15
B16
B17
B18
B19
B20
B21
B22
B23
B24
B25
B26
B27
B28
B29
B30
B31
B32
B33
B34
B35
B36
B37
B38
B39
B7
B40
aSeGpio(9)
From clocking
circuitry
aDiffGpio_p(28)
aDiffGpio_n(28)
aDiffGpio_p(23)
aDiffGpio_n(23)
aDiffGpio_p(29)
aDiffGpio_n(29)
aDiffGpio_p(33)
aDiffGpio_n(33)
aDiffGpio_p(41)
aDiffGpio_n(41)
aDiffGpio_p(38)
aDiffGpio_n(38)
aDiffGpio_p(34)
aDiffGpio_n(34)
aDiffGpio_p(42)
aDiffGpio_n(42)
aDiffGpio_p(30)
aDiffGpio_n(30)
aDiffGpio_p(43)
aDiffGpio_n(43)
aDiffGpio_p(52)
aDiffGpio_n(52)
GND
GND
SE 4
SE_GND_TERM
CLK OUT+
CLK OUT-
DO 0+
DO 0-
GND
DO 1+
DO 1-
GND
DO 2+
DO 2-
GND
DO 3+
DO 3-
GND
DO 4+
DO 4-
GND
DO 5+
DO 5-
GND
DO 6+
DO 6-
GND
DO 7+
DO 7-
GND
DO 8+
DO 8-
GND
DO 9+
DO 9-
GND
PFI 1+
PFI 1-
GND
GND
Connector Signal
FPGA Signal
A4
A1
A2
A3
A5
A6
A8
A9
A10
A11
A12
A13
A14
A15
A16
A17
A18
A19
A20
A21
A22
A23
A24
A25
A26
A27
A28
A29
A30
A31
A32
A33
A34
A35
A36
A37
A38
A39
A40
A7
Bank
44
Bank
44
© National Instruments
11
PXIe-6569 Getting Started Guide