Figure 6.
PXIe-6569 with 64 LVDS In, Rows F-E
Bank
46
Bank
46
Connector Signal
FPGA Signal
Connector Signal
FPGA Signal
*
*
aSeGpio(1)
To clocking
circuitry
aDiffGpio_p(46)
aDiffGpio_n(46)
aDiffGpio_p(48)
aDiffGpio_n(48)
aDiffGpio_p(47)
aDiffGpio_n(47)
aDiffGpio_p(51)
aDiffGpio_n(51)
aDiffGpio_p(69)
aDiffGpio_n(69)
aDiffGpio_p(63)
aDiffGpio_n(63)
aDiffGpio_p(56)
aDiffGpio_n(56)
aDiffGpio_p(61)
aDiffGpio_n(61)
aDiffGpio_p(64)
aDiffGpio_n(64)
aDiffGpio_p(66)
aDiffGpio_n(66)
aDiffGpio_p(55)
aDiffGpio_n(55)
aSeGpio(3)
aDiffGpio_p(58)*
aDiffGpio_n(58)*
aDiffGpio_p(50)
aDiffGpio_n(50)
aDiffGpio_p(49)
aDiffGpio_n(49)
aDiffGpio_p(53)*
aDiffGpio_n(53)*
aDiffGpio_p(67)
aDiffGpio_n(67)
aDiffGpio_p(65)
aDiffGpio_n(65)
aDiffGpio_p(59)
aDiffGpio_n(59)
aDiffGpio_p(57)*
aDiffGpio_n(57)*
aDiffGpio_p(60)
aDiffGpio_n(60)
aDiffGpio_p(62)
aDiffGpio_n(62)
aDiffGpio_p(68)
aDiffGpio_n(68)
E4
E1
E2
E3
E5
E6
E8
E9
E10
E11
E12
E13
E14
E15
E16
E17
E18
E19
E20
E21
E22
E23
E24
E25
E26
E27
E28
E29
E30
E31
E32
E33
E34
E35
E36
E37
E38
E39
E7
E40
F4
F1
F2
F3
F5
F6
F8
F9
F10
F11
F12
F13
F14
F15
F16
F17
F18
F19
F20
F21
F22
F23
F24
F25
F26
F27
F28
F29
F30
F31
F32
F33
F34
F35
F36
F37
F38
F39
F40
F7
GND
GND
SE 1
SE_GND_TERM
DI 43+*
DI 43-*
DI 44+
DI 44-
GND
DI 45+
DI 45-
GND
DI 46+*
DI 46-*
GND
DI 47+
DI 47-
GND
DI 48+
DI 48-
GND
DI 49+
DI 49-
GND
DI 50+*
DI 50-*
GND
DI 51+
DI 51-
GND
DI 52+
DI 52-
GND
DI 53+
DI 53-
GND
RSVD
RSVD
GND
GND
CLK IN+
GND
GND
SE 0
SE_GND_TERM
CLK IN-
DI 54+
DI 54-
GND
DI 55+
DI 55-
GND
DI 56+
DI 56-
GND
DI 57+
DI 57-
GND
DI 58+
DI 58-
GND
DI 59+
DI 59-
GND
*
DI 60+
*
DI 60-
GND
DI 61+
DI 61-
GND
DI 62+
DI 62-
GND
DI 63+
DI 63-
GND
PFI 0+
PFI 0-
GND
GND
ni.com
12
PXIe-6569 Getting Started Guide