484
Mnemonic
Operation
Condition Code
Operand Siz
e
#xx
Rn
@ERn
@(d,
ERn)
@
–
ERn/@ERn+
@aa
@(d,
PC)
@@aa
—
Addressing Mode and
Instruction Length (bytes)
Normal
Ad
v
anced
No. of
States*
1
I
H
N
Z
V
C
MOV.W @aa:24, Rd
MOV.W Rs, @ERd
MOV.W Rs, @(d:16,
ERd)
MOV.W Rs, @(d:24,
ERd)
MOV.W Rs, @–ERd
MOV.W Rs, @aa:16
MOV.W Rs, @aa:24
MOV.L #xx:32, Rd
MOV.L ERs, ERd
MOV.L @ERs, ERd
MOV.L @(d:16, ERs),
ERd
MOV.L @(d:24, ERs),
ERd
MOV.L @ERs+, ERd
MOV.L @aa:16, ERd
MOV.L @aa:24, ERd
MOV.L ERs, @ERd
MOV.L ERs, @(d:16,
ERd)
MOV.L ERs, @(d:24,
ERd)
MOV.L ERs, @–ERd
MOV.L ERs, @aa:16
MOV.L ERs, @aa:24
POP.W Rn
POP.L ERn
W
W
W
W
W
W
W
L
L
L
L
L
L
L
L
L
L
L
L
L
L
W
L
6
2
4
8
2
4
6
6
2
4
6
10
4
6
8
4
6
10
4
6
8
2
4
@aa:24
→
Rd16
Rs16
→
@ERd
Rs16
→
@(d:16, ERd)
Rs16
→
@(d:24, ERd)
ERd32–2
→
ERd32
Rs16
→
@ERd
Rs16
→
@aa:16
Rs16
→
@aa:24
#xx:32
→
Rd32
ERs32
→
ERd32
@ERs
→
ERd32
@(d:16, ERs)
→
ERd32
@(d:24, ERs)
→
ERd32
@ERs
→
ERd32
ERs32+4
→
ERs32
@aa:16
→
ERd32
@aa:24
→
ERd32
ERs32
→
@ERd
ERs32
→
@(d:16, ERd)
ERs32
→
@(d:24, ERd)
ERd32–4
→
ERd32
ERs32
→
@ERd
ERs32
→
@aa:16
ERs32
→
@aa:24
@SP
→
Rn16
SP+2
→
SP
@SP
→
ERn32
SP+4
→
SP
8
4
6
10
6
6
8
6
2
8
10
14
10
10
12
8
10
14
10
10
12
6
10
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
— —
0
—
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
↔
Содержание H8/3008
Страница 1: ...Hitachi 16 Bit Microcomputer H8 3008 Hardware Manual ADE 602 221 Rev 1 0 9 14 00 Hitachi Ltd ...
Страница 4: ......
Страница 17: ...xii ...
Страница 70: ...54 ...
Страница 114: ...98 ...
Страница 154: ...138 ...
Страница 314: ...298 ...
Страница 412: ...396 ...
Страница 496: ...480 ...