23
XpressGX5LP-SE Reference Manual
Ch.3 XpressGX5LP-SE Features
QDR2a_a10
G15
QDR2b_a10
G12
QDR2a_a11
G14
QDR2b_a11
H13
QDR2a_a12
B14
QDR2b_a12
C12
QDR2a_a13
C15
QDR2b_a13
D13
QDR2a_a14
F14
QDR2b_a14
G13
QDR2a_a15
C14
QDR2b_a15
E12
QDR2a_a16
E14
QDR2b_a16
F12
QDR2a_a17
D15
QDR2b_a17
C13
QDR2a_a18
E15
QDR2b_a18
A13
QDR2a_a19
F15
QDR2b_a19
B13
QDR2a_a20
U12
QDR2b_a20
U11
QDR2a_a21
U13
QDR2b_a21
N12
QDR2a_bws0
L18
QDR2b_bws0
N9
QDR2a_bws1
K19
QDR2b_bws1
N8
QDR2a_CKn
F18
QDR2b_CKn
C9
QDR2a_CKp
G18
QDR2b_CKp
C8
QDR2a_CQn
P16
QDR2b_CQn
M11
QDR2a_CQp
H16
QDR2b_CQp
B10
QDR2a_d00
D18
QDR2b_d00
E9
QDR2a_d01
D19
QDR2b_d01
G10
QDR2a_d02
C18
QDR2b_d02
D9
QDR2a_d03
C19
QDR2b_d03
E8
QDR2a_d04
B19
QDR2b_d04
F9
QDR2a_d05
A19
QDR2b_d05
B8
QDR2a_d06
G19
QDR2b_d06
A8
QDR2a_d07
H19
QDR2b_d07
J9
QDR2a_d08
L19
QDR2b_d08
K9
QDR2a_d09
N19
QDR2b_d09
L9
QDR2a_d10
N18
QDR2b_d10
M8
QDR2a_d11
N17
QDR2b_d11
M9
QDR2a_d12
P17
QDR2b_d12
T9
QDR2a_d13
R16
QDR2b_d13
R9
QDR2a_d14
M17
QDR2b_d14
L8
Bank 0
Bank 1
FPGA Pin
Signal
FPGA Pin
Signal
Table 8: QDR2+ SRAM pin assignments