Ch.3 XpressGX5LP-SE Features
XpressGX5LP-SE Reference Manual
24
QDR2a_d15
K18
QDR2b_d15
G9
QDR2a_d16
M18
QDR2b_d16
G8
QDR2a_d17
J18
QDR2b_d17
F8
QDR2a_Doff
K15
QDR2b_Doff
D6
QDR2a_q00
E17
QDR2b_q00
A10
QDR2a_q01
A17
QDR2b_q01
A11
QDR2a_q02
B17
QDR2b_q02
B11
QDR2a_q03
A16
QDR2b_q03
C10
QDR2a_q04
B16
QDR2b_q04
D10
QDR2a_q05
C16
QDR2b_q05
H11
QDR2a_q06
D16
QDR2b_q06
J11
QDR2a_q07
F17
QDR2b_q07
K10
QDR2a_q08
G16
QDR2b_q08
N10
QDR2a_q09
U15
QDR2b_q09
U10
QDR2a_q10
T15
QDR2b_q10
U9
QDR2a_q11
T16
QDR2b_q11
R10
QDR2a_q12
R15
QDR2b_q12
T10
QDR2a_q13
N16
QDR2b_q13
P10
QDR2a_q14
M15
QDR2b_q14
H10
QDR2a_q15
N15
QDR2b_q15
J10
QDR2a_q16
H17
QDR2b_q16
F11
QDR2a_q17
G17
QDR2b_q17
E11
QDR2a_QVLD
L15
QDR2b_QVLD
E7
QDR2a_rps
M14
QDR2b_rps
E6
QDR2a_wps
N14
QDR2b_wps
F6
Bank 0
Bank 1
FPGA Pin
Signal
FPGA Pin
Signal
Table 8: QDR2+ SRAM pin assignments