MICROPROCESSOR TERMINAL DESCRIPTION
Q7002 : MPD780232GC Sub microprocessor
PIN LAYOUT
Q7002
MPD780232GC
1G
2G
3G
4G
5G
6G
7G
8G
9G
10G
11G
12G
13G
14G
P36
P1
P2
P3
P4
-
FI
P
0
FI
P
1
FI
P
2
FI
P
3
FI
P
4
FI
P
5
FI
P
6
FI
P
7
FI
P
8
FI
P
9
FI
P
1
0
FI
P
1
1
FI
P
1
2
FI
P
1
3
FI
P
1
4
FI
P
1
5
FI
P
1
6
FI
P
1
7
FI
P
1
8
FIP19
+5V
GND
CLOCK
CLOCK
-
SUBRST
SUBCL
SUBSI
SUBSO
SUBREQ
VOLA
VOLB
STANDBYLED
APRESLED
IRIN
-
-
GND
K3
K2
VDD1
VSS1
X1
X2
IC
~RESET
P27/~SCK1
P26/SI1
P25/SO1
P24/BUSY
P23
P22
P21/SO3
P20/~SCK3
P00/INTP0
P01/INTP1
P02/TI
AVSS
ANI3
ANI2
VLOAD
VDD2
FIP20
FIP21
FIP22
FIP23
P30/FIP24
P31/FIP25
P32/FIP26
P33/FIP27
P34/FIP28
P35/FIP29
P36/FIP30
P37/FIP31
P40/FIP32
P41/FIP33
P42/FIP34
P43/FIP35
P44/FIP36
P45/FIP37
-Vdisp
+5V
P5
P6
P7
P8
P9
P10
P11
P12
P13
P14
P15
P16
P17
P18
P19
P20
P21
P22
AN
I1
AN
I0
VSS0
AVDD
VDD0
P6
4
/F
IP5
2
P6
3
/F
IP5
1
P6
2
/F
IP5
0
P6
1
/F
IP4
9
P6
0
/F
IP4
8
P5
7
/F
IP4
7
P5
6
/F
IP4
6
P5
5
/F
IP4
5
P5
4
/F
IP4
4
P5
3
/F
IP4
3
P5
2
/F
IP4
2
P5
1
/F
IP4
1
P5
0
/F
IP4
0
P4
7
/F
IP3
9
P4
6
/F
IP3
8
K1
K0
GND
+5V
+5V
JOGA
JOGB
P35
P34
P33
P32
P31
P30
P29
P28
P27
P26
P25
P24
P23
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61