GRUNDIG Service
2 - 9
j
GDV 100 D
Beschreibung
Pin
Name
I/O
Funktion
125-127
A[2:0]
I
Adressbus
42
ACLK
I
Audiotakt
70
AGND
I
Masse (analog)
79
AREQ
O
Audio Datenaufforderung
41
AS
I
Address-Strobe
121
ASDATA
O
serielle Audiodatenleitung
80
AVALID
I
gültige Audio Daten
68
AVDD
I
Betriebsspannung (analog)
71, 73-78, 83-84
BA[8:0]
O
DRAM Adressen
2
BCLK
O
serieller DAC Bit-Takt
138-139, 36-38,
BD[63:0]
I/O
DRAM Daten
43-45, 48-50, 52-61
118
BLANK
O
Videosignalaustastung
64
CAS
O
DRAM-Adresspaltenselektierung
123
CREF
O
Chroma Referenz
132
CS
I
Chip Select
103-110
D[7:0]
I/O
Bedien-Daten-Bus
121
ERROR
I
Fehler auf dem seriellen Datenbus
96
HS
I/O
Horizontal-Sync
137
INTR
O
Interrupt
69
LP2
I/O
"Loop Filter"-Anschluß
1
LRCLK
O
serieller DAC L/R Takt
66
OE
O
DRAM Ausgangsfreigabe
159
OSD
I/O
OSD-Aktivierung
133
READ
I
Lesen
89-95
PD[7:0]
O
Pixel-Daten
65
RAS
O
DRAM-Adressreihenselektierung
102
RESET
I
Reset
82
SCLKI
I
serieller Takteingang
114
SERI
I
serieller Dateneingang
87
SYSCLK
I
Systemtakt
111
VREQ
O
Video-Datenaufforderung
135
VVALID
I
gültige Video-Daten
97
VS
I/O
Vertical Sync
134
WAIT
O
Daten im Wartezustand
67
WE
O
DRAM - Schreiben
12, 28, 39, 47, 51, 63,
GND
–
Masse
85, 98, 99, 101, 113,
122, 136, 144, 153
11, 20, 27, 40, 46, 62,
VDD
–
Betriebsspannung
72, 86, 112, 129, 143,
152, 160
81, 100, 119, 128, 130, NC
–
nicht belegt
131, 115, 116, 117, 120
7303
125
126
127
42
70
79
41
121
80
68
84
83
78
77
76
75
74
73
71
2
19
18
17
16
15
14
13
10
9
8
7
6
5
4
3
158
157
156
155
154
151
150
149
148
147
146
145
142
141
140
139
138
118
64
123
132
103
104
105
106
107
108
109
110
124
98
39
136
122
99
101
12
28
47
63
85
113
144
153
51
96
137
69
1
130
128
119
100
81
131
66
159
88
89
90
91
92
93
94
95
65
133
120
117
116
115
102
82
114
87
72
40
160
129
11
27
46
62
86
112
143
152
20
111
97
135
134
67
L64005
VIDEO INTERFACE
INTERFACE
AUDIO
WAITN
RESETN
NC1
NC2
NC3
INTRN
NC4
NC5
NC6
RES1
RES2
RES3
RES4
READ
A0
A1
A2
D0
D1
D5
D6
ASN
D7
CSN
D4
D2
D3
CLK_GEN.
MPEG2 IN
VVALID
PD7
PD6
PD5
PD4
PD3
PD2
PD1
PD0
OSD
VS
HS
CREF
BLANK
BCLK
LRCLF
ASDATA
ACLK
BD63
BD62
BD61
BD60
BD59
BD58
BD57
BD56
BD55
BD54
BD53
BD52
BD51
BD50
BD49
BD48
BD47
BD46
BD45
BD44
BD43
BD42
BD41
BD40
BD39
BD38
BD37
BD36
BD35
BD34
BD33
BD32
MEMORY I/F
HOST I/F
SYSCLK
AREQN
AVALID
ERRORN
SCLK1
SER1
VREQN
GND4
VDD5
GND5
VDD6
GND6
VDD7
GND7
VDD8
GND8
VDD9
GND9
VDD10
GND10
VDD11
GND11
VDD12
GND12
VDD13
GND13
GND14
GND15
AVDD
AGND
LP2
WEN
RASN
OEN
CASN
BA0
BA1
BA2
BA3
BA4
BA5
BA6
BA7
BA8
VDD1
GND1
VDD2
GND2
VDD3
GND3
VDD4
MPEG AVG DECODER
INTEGRATED
LSI
61
50
49
48
45
44
43
38
37
36
35
60
34
33
32
31
30
29
26
25
24
23
59
22
21
58
57
56
55
54
53
52
BD14
BD13
BD12
BD11
BD10
BD9
BD16
BD8
BD7
BD6
BD5
BD4
BD3
BD2
BD1
BD0
BD15
BD19
BD20
BD21
BD22
BD23
BD24
BD25
BD26
BD27
BD28
BD18
BD29
BD30
BD31
BD17
IC7303
L64005: MPEG-2 Audio/Video Decoder
Funktionsübersicht
Der L64005 ist ein hochwertiger und abwärtskompatibler MPEG2-
Decoder. Das decodierte Videosignal verläßt den Decoder über ein
8bit-Interface mit 27MHz-Takt.
Features
– MPEG-2 Audio/Video Decoder von Studioqualität mit hohem
Integrationsgrad.
– Decodieren eines MPEG-2 Bitstroms, einschließlich des MPEG-2
PES-Layers.
– Decodieren eines MPEG-1 Bitstroms wie in ISO IS 11172 definiert,
einschließlich des MPEG-1-Systemlayers.
– Decodieren eines Zweikanal-MPEG-Audiosignals (LAYER 1 und 2
"MUSICAM"), auch bei niedriger Abtastrate und Datenüber-
tragungsgeschwindigkeiten von 8 bis 448kbps.
– Bildgrößen bis zu einer Auflösung von 720 x 480 Pixels @ 30 Bilder/
Sek. für NTSC und 720 x 576 @ 25 Bilder/Sek. für PAL gemäß CCIR
601.
– Master- oder Slave-Betrieb.
– Integrierte Nachbearbeitungsfilter zur Bildgrößenänderung.
– Umsetzung in 3:2-Format und verschiedene Breitwandformate,
darunter 16:9.
– Eingangsdaten-Übertragungsgeschwindigkeit bis 20Mbit/s seriell,
oder 40Mbit/s parallel.
– Eingangsdatenformate 1-bit seriell oder 8-bit parallel über externen
Microcontroller.
– 8-bit Y/C-Ausgangsdatenformat im Zeilensprung- oder Zeilenfolge-
verfahren.
– Kompletter Kanalpufferspeicher auf Chip und Display-Puffers-
teuerungen.
– Programmierbare Display-Steuerung.
– Kombinierbar mit einem preisgünstigen 8bit-Microcontroller zur
Initialisierung, zum Testen und zur Statusüberwachung.
– Abfragbare Quantisierungstabellen über Bitstrom.
– Programmierbare Kanal- und Display-Puffergröße.
– Direkter Anschluß an handelsübliche DRAMs.
– 16Mbit DRAM aus vier handelsüblichen 4-Mbit DRAMs oder einem
16-Mbit SDRAM, erforderlich für eine Auflösung nach CCIR601.
– Bild bleibt bei Wiedergabefehlern stehen, wobei der Fehler unsicht-
bar ist.
– Stummschaltung bei Audiofehlern im Audio-Decoder (wählbar).
– Kein externer Microcode oder externe Logik erforderlich.
– Optimierung von I/O-Schnittstellen zur kostengünstigen Integration
in ein Heim-Videosystem.
– Ansteuerung durch einen einzigen 27MHz-Clock. Optional mit ei-
nem zusätzlichen Eingang für einen Audio-Abtastclock.