j
2 - 4
GRUNDIG Service
Beschreibung
GDV 100 D
7101
6
1
17
7
8
9
11
12
13
14
15
4
5
16
19
3
2
20
10
18
PCF8584
PARALLEL BUS CONTROL
FILTER
DIGITAL
FILTER
DIGITAL
CONTROL
SCL
CONTROL
DATA
SDA
SCL
AND READ BUFFER
DATA SHIFT REGISTER S0
SHIFT REGISTER
MSB
REGISTERS
READ BUFFER
DB7
DB4
DB3
IACKN
DB2
DB1
CLK
DB0
VSS
VDD
DB5
DB6
INTN
RDN
WRN
A0
CSN
RESN
ARBITR LOGIC
BUS BUSY LOG
SCL MULTIPL
CLOCK PRESC
RES/STR CON
INTERR CON
BUS BUF CON
REG ACC CON
Pin
Name
I/O
Funktion
1
CLK
I
Takteingang (vom Mikrocontroller-Taktgenerator)
2
SDA
I/O
I
2
C-Bus, serieller Dateneingang / -ausgang
3
SCL
I/O
I
2
C-Bus, serieller Takteingang / -ausgang
4
IACKN
I
Interrupt-Aufforderungseingang
5
INTN
O
Interrupt-Ausgang
6
A0
I
Register-Selektierungseingang
7-9,
11-15
DB[0:7]
I/O
8-Bit Bus (biderektional)
10
VSS
-
Masse
16
DTACKN
O
Datenübertragungskontrollausgang
17
CSN
I
"Chip Select"-Eingang
18
RWN
I
Schreibkontrolleingang
19
RESN
I
Reset-Eingang
20
VDD
-
Betriebsspannung
IC7101
PCF8584: I
2
C-Bus Controller
Funktionsübersicht
Der PCF8584 ist in CMOS-Technologie aufgebaut. Dieser arbeitet als
Interface zwischen dem Standard-Parallel-Bus des Mikrocontrollers/
Mikroprozessors und dem seriellen I
2
C-Bus. Der PCF8584 beherrscht
"Master"- und "Slave"-Funktionen.
Die Kommunikation mit dem I
2
C-Bus erfolgt bidirektional auf Byte-
Basis und ist über Bedien-Interrupts oder Abfrage-"Handshake" ge-
steuert. Des weiteren werden alle für den I
2
C-Bus spezifischen Se-
quenzen, Protokolle, Schlichtungen und zeitlichen Abstimmungen
kontrolliert.
IC7102, IC7103, IC7200, IC7302, IC7304…IC7306
µ
PD424260A: DRAM
Funktionsüberschrift
Der schnelle dynamische DRAM-Seitenspeicher enthält 262.144 Wörter
(mit je 16 Bits). Dieser benötigt nur eine Betriebspannung. Er wird als
DRAM-Speicher für den Hauptrechner (IC7102 und 7103), als DRAM
(IC7200) für den DVD Stream Manager und als DRAM (IC7302, 7304,
7305, 7306) für den MPEG-Decoder L64005 eingesetzt.
IC7104, IC7105
29F800: FLASH-Speicher
Funktionsübersicht
Die Gerätesoftware der ersten Generation ist in FLASH-Speicher-ICs
abgelegt. Diese werden nur in den ersten Produktionsmonaten einge-
setzt, um Updates zu ermöglichen. Bei der fortgeschrittenen Geräte-
generation ist die Software in ROMs abgelegt.
– Type:
AM29F800
– Speicher:
512K x 16/ 1M x 8
– Geschwindigkeit:
70ns
– Sektoren:
Boot-fähig
– Gehäuse:
44-SOIC / 48-TSOP
IC7106, IC7107
EPROM-Speicher
Die EPROM(s) enthalten Teile der Gerätesoftware, die durch ROMs
ersetzt werden.
IC7109
MK2742: Takt-Synthesizer
Funktionsübersicht
Der MK2742 ist ein Takt-Synthesizer für MPEG1, MPEG2 und Anwen-
dungen, die auf einer SET-TOP-BOX basieren. Die PLL-Schleife
(Phase-Locked Loop) erzeugt aus dem 27MHz-Quarz-Eingangssignal
an den Ausgängen die Prozessor-Takte, 27MHz, 13,5MHz und
3,6864MHz sowie einen einstellbaren Audio-Takt. Die phasengleichen
Ausgangsfrequenzen werden zur exakten Rückgewinnung der Audio-
und Video-Tracks benötigt.
10
9
14
6
8
12
5
11
7
15
16
1
4
13
3
2
PS0
AS0
7109
MK2742
PS1
PS2
X2
X1
AS1
CLOCK
BUFFER/
CRYSTAL
OSCILL.
CLOCK SYNTHESIS AND
CONTROL CICUITRY
CLOCK SYNTHESIS
AND
CONTROL CICUITRY
GND1
VDD1
CLOCK
SYNTHESIS
+2
GND2
VDD2
OUTPUT
BUFFER
OUTPUT
BUFFER
OUTPUT
BUFFER
OUTPUT
OUTPUT
BUFFER
BUFFER
PCLK
ACLK
27M
3_68M
13_5M
Pin
Name
I/O
Funktion
1
PS2
I
Prozessor-Taktselektierung 2
2
X2
O
Quarz-Anschluß 2
3
X1
I
Quarz-Anschluß 1
4
VDD
-
Betriebsspannung
5
GND
-
Masse
6
ACLK
O
Audio-Taktausgang
7
PCLK
O
Prozessor-Taktausgang
8
AS0
I
Audio-Taktselektierung 0
9
27M
O
27,00MHz Taktausgang
10
13.5M
O
13,5MHz Taktausgang
11
GND
-
Masse
12
AS1
I
Audio-Taktselektierung 1
13
VDD
-
Betriebsspannung
14
3.68M
O
3,6864MHz Taktausgang
15
PS0
I
Prozessor-Taktselektierung 0
16
PS1
I
Prozessor-Taktselektierung 1
Pin-Name
Funktion
A[0:8]
Addresseingänge
D[0:15]
Dateneingänge / -ausgänge
LCASN,
UCASN
Strobe-Impulse für Spaltenadresse
OEN
Ausgabefreigabe
RASN
Strobe-Impulse für Reihenadresse
WEN
Schreibfreigabe
GND
Masse
VCC
+5V
NC
nicht belegt