3 Development Board Circuit
3.15 GPIO
DBUG375-1.2E
25(34)
Figure 3-16 20pin Diagram
1
3
5
7
9
2
4
6
8
10
11
13
15
17
19
12
14
16
18
20
H_GPIO_01
H_GPIO_02
H_GPIO_04
H_GPIO_05
H_GPIO_06
H_GPIO_07
H_GPIO_08
H_GPIO_10
H_GPIO_11
H_GPIO_03
H_GPIO_12
H_GPIO_13
H_GPIO_14
H_GPIO_15
H_GPIO_16
H_GPIO_09
3.3V
5.0V
J24
3.15.2
Pinout
Table 3-17 40pin Interface Pinout
Pin No.
Name
FPGA Pin No. BANK
I/O Level
Description
3
H_GPIO_01
AA11
5
3.3V
General I/O
4
H_GPIO_02
V11
5
3.3V
General I/O
5
H_GPIO_03
AB11
5
3.3V
General I/O
6
H_GPIO_04
V9
5
3.3V
General I/O
7
H_GPIO_05
Y11
5
3.3V
General I/O
8
H_GPIO_06
Y3
5
3.3V
General I/O
9
H_GPIO_07
V10
5
3.3V
General I/O
10
H_GPIO_08
W11
5
3.3V
General I/O
11
H_GPIO_09
W10
5
3.3V
General I/O
12
H_GPIO_10
Y10
5
3.3V
General I/O
13
H_GPIO_11
W9
5
3.3V
General I/O
14
H_GPIO_12
Y8
5
3.3V
General I/O
15
H_GPIO_13
Y9
5
3.3V
General I/O
16
H_GPIO_14
AB10
5
3.3V
General I/O
17
H_GPIO_15
V7
5
3.3V
General I/O
18
H_GPIO_16
AB9
5
3.3V
General I/O
19
H_GPIO_17
Y7
5
3.3V
General I/O
20
H_GPIO_18
AA8
5
3.3V
General I/O
21
H_GPIO_19
W7
5
3.3V
General I/O
22
H_GPIO_20
AB8
5
3.3V
General I/O
23
H_GPIO_21
V8
5
3.3V
General I/O