UG235 (v1.2.1) October 31, 2007
Video Input/Output Daughter Card
Schedule of Tables
Chapter 2: VIODC to ML402 Card Interface
VIOBUS Signal Definitions
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 20
Chapter 3: Component and S-Video Interfaces
Configuration Modes for ADV7403 Video Decoder Chip
. . . . . . . . . . . . . . . . . 28
Configuration Modes for ADV7321A Video Encoder Chip
. . . . . . . . . . . . . . . 30
Chapter 4: DVI/VGA Input Interface
VGA Standards
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 36
Analog VGA60
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 38
Analog XGA60
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Analog SXGA60
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
Analog UXGA60
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 39
DVI
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 40
Chapter 5: DVI/VGA Output Interface
Configuration Modes for TPF410 I2C Video Encoder Chip
. . . . . . . . . . . . . . . 42
RocketIO Reference Clock Generation
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 44
ADV7321B Register Settings for HD
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 46
ADV7321B HD Mode Register 1 (0x10) Settings by Video Format
. . . . . . . . . 47
ADV7321B Register Settings for NTSC
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
ADV7321B Register Settings for PAL
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 47
Chapter 7: Image Sensor Camera Interface
Camera Interface Signals
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 51
Chapter 8: Attaching the VIODC to the ML40x Development Board
Required Jumper Positions
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 53
Appendix A: Reference Information
VIODC ICs
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 55
VIOBUS Signals XGI Header Connections
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . 56
VIOBUS ML402 FPGA Connections
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 58
VIOBUS VIODC FPGA Connections
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
www.BDTIC.com/XILINX