56
Video Input/Output Daughter Card
UG235 (v1.2.1) October 31, 2007
Appendix A:
Reference Information
R
VIOBUS Pinouts
Table A-2:
VIOBUS Signals XGI Header Connections
VIOBUS
Single-Ended Mode
Signal Name
VIOBUS
Differential Mode
Signal Name
XGI
Header
Pin
No.
ML402
XC4VSX35
Pin
VIODC
XC2VP4
Pin
vio_up0
vio_up_lvds0_N
hdr2
2
Y18
A3
vio_up1
vio_up_lvds0_P
hdr2
4
AA18
B3
vio_up2
vio_up_lvds1_N
hdr2
6
W19
E9
vio_up3
vio_up_lvds1_P
hdr2
8
Y19
E8
vio_up4
vio_up_lvds2_N
hdr2
10
Y21
F9
vio_up5
vio_up_lvds2_P
hdr2
12
Y20
G9
vio_up6
vio_up_lvds3_N
hdr2
14
W24
C8
vio_up7
vio_up_lvds3_P
hdr2
16
W23
D8
vio_up8
vio_up_lvds4_N
hdr2
18
Y23
A8
vio_up9
vio_up_lvds4_P
hdr2
20
Y22
B8
vio_up10
vio_up_lvds5_N
hdr2
22
AA20
G14
vio_up11
vio_up_lvds5_P
hdr2
24
AA19
F14
vio_up12
vio_up_lvds6_N
hdr2
26
AA17
H15
vio_up13
vio_up_lvds6_P
hdr2
28
Y17
H14
vio_up14
vio_up_lvds7_N
hdr2
30
AC20
F15
vio_up15
vio_up_lvds7_P
hdr2
32
AB20
E15
vio_dn0
vio_dn_lvds0_N
hdr2
34
AD21
D15
vio_dn1
vio_dn_lvds0_P
hdr2
36
AE21
C15
vio_dn2
vio_dn_lvds1_N
hdr2
38
AD20
G18
vio_dn3
vio_dn_lvds1_P
hdr2
40
AE20
F18
vio_dn4
vio_dn_lvds2_N
hdr2
42
AC19
E19
vio_dn5
vio_dn_lvds2_P
hdr2
44
AD19
E18
vio_dn6
vio_dn_lvds3_N
hdr2
46
AB18
D19
vio_dn7
vio_dn_lvds3_P
hdr2
48
AC18
C19
vio_dn8
vio_dn_lvds4_N
hdr2
50
AE23
E20
vio_dn9
vio_dn_lvds4_P
hdr2
52
AF23
D20
vio_dn10
vio_dn_lvds5_N
hdr2
54
AF22
D21
vio_dn11
vio_dn_lvds5_P
hdr2
56
AF21
C21
vio_dn12
vio_dn_lvds6_N
hdr2
58
AF20
B19
www.BDTIC.com/XILINX