58
Video Input/Output Daughter Card
UG235 (v1.2.1) October 31, 2007
Appendix A:
Reference Information
R
vio_i2c_sda_dn
vio_i2c_sda_dn
hdr1
58
AB21
AA14
vio_i2c_sda_up
vio_i2c_sda_up
hdr1
60
AD22
W14
vio_up_clk_lvds_N
vio_up_clk_lvds_N
hdr1
62
AE24
AD13
vio_up_clk_lvds_P
vio_up_clk_lvds_P
hdr1
64
AF24
AE13
Table A-2:
VIOBUS Signals XGI Header Connections
(Continued)
VIOBUS
Single-Ended Mode
Signal Name
VIOBUS
Differential Mode
Signal Name
XGI
Header
Pin
No.
ML402
XC4VSX35
Pin
VIODC
XC2VP4
Pin
Table A-3:
VIOBUS ML402 FPGA Connections
VIOBUS Single-
Ended Mode
Signal Name
VIOBUS
Differential Mode
Signal Name
ML402
XC4VSX35 FPGA
Pin Name
Pin
ML402
Schematic
Signal Name
vio_up0
vio_up_lvds0_N
IO_L21N_7_Y18
Y18
HDR2_2
vio_up1
vio_up_lvds0_P
IO_L21P_7_AA18
AA18
HDR2_4
vio_up2
vio_up_lvds1_N
IO_L18N_7_W19
W19
HDR2_26
vio_up3
vio_up_lvds1_P
IO_L18P_7_Y19
Y19
HDR2_28
vio_up4
vio_up_lvds2_N
IO_L20N_VREF_7_Y21
Y21
HDR2_18
vio_up5
vio_up_lvds2_P
IO_L20P_7_Y20
Y20
HDR2_20
vio_up6
vio_up_lvds3_N
IO_L4N_VREF_7_W24
W24
HDR2_10
vio_up7
vio_up_lvds3_P
IO_L4P_7_W23
W23
HDR2_12
vio_up8
vio_up_lvds4_N
IO_L12N_VREF_7_Y23
Y23
HDR2_6
vio_up9
vio_up_lvds4_P
IO_L12P_7_Y22
Y22
HDR2_8
vio_up10
vio_up_lvds5_N
IO_L26N_SM2_7_AA20
AA20
HDR2_58_SYS_MON_VN2
vio_up11
vio_up_lvds5_P
IO_L26P_SM2_7_AA19
AA19
HDR2_60_SYS_MON_VP2
vio_up12
vio_up_lvds6_N
IO_L27N_SM3_7_AA17
AA17
HDR2_54_SYS_MON_VN3
vio_up13
vio_up_lvds6_P
IO_L27P_SM3_7_Y17
Y17
HDR2_56_SYS_MON_VP3
vio_up14
vio_up_lvds7_N
IO_L28N_VREF_7_AC20
AC20
HDR2_50
vio_up15
vio_up_lvds7_P
IO_L28P_7_AB20
AB20
HDR2_52
vio_dn0
vio_dn_lvds0_N
IO_L32N_SM7_7_AD21
AD21
HDR2_34_SYS_MON_VN7
vio_dn1
vio_dn_lvds0_P
IO_L32P_SM7_7_AE21
AE21
HDR2_36_SYS_MON_VP7
vio_dn2
vio_dn_lvds1_N
IO_L23N_VRP_7_AD20
AD20
HDR2_14
vio_dn3
vio_dn_lvds1_P
IO_L23P_VRN_7_AE20
AE20
HDR2_16
vio_dn4
vio_dn_lvds2_N
IO_L25N_CC_SM1_LC_7_AC19
AC19
HDR2_62_SYS_MON_VN1
vio_dn5
vio_dn_lvds2_P
IO_L25P_CC_SM1_LC_7_AD19
AD19
HDR2_64_SYS_MON_VP1
vio_dn6
vio_dn_lvds3_N
IO_L29N_SM4_7_AB18
AB18
HDR2_46_SYS_MON_VN4
www.BDTIC.com/XILINX