B-3
VDD
Pin No. Signal Name
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
Pin No. Signal Name
DQ17
30
31
32
33
34
35
36
37
38
39
40
Pin No. Signal Name
NC
59
60
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
61
62
63
64
65
66
67
68
69
70
VDDQ
DQ1
VSSQ
DQ3
A7
CKE
NC
NC
DQ8
VDDQ
DQ10
VSSQ
VDDQ
DQ5
VSSQ
DQ7
WE#
CAS#
CS#
DQ12
VDDQ
DQ14
VSSQ
VSS
DQ18
VDDQ
DQ19
DQ16
A3
A4
DQM3
A6
CK
VSSQ
DQ0
DQ2
DQ4
DQ6
NC
RAS#
DQ9
NC
DQ13
DQ11
DQ15
VDD
DQM0
VSSQ
DQ21
DQ22
VDDQ
DQ23
A5
DQ20
DQM1
VSS
21
22
41
42
NC
A9
BA0
VDD
VSS
A8
43
44
23
24
25
26
27
BA1
A0
A1
A2
A10
45
46
47
48
49
50
51
52
53
54
DQ28
VSSQ
DQ29
DQ30
DQ24
VSSQ
DQ25
DQ26
VDDQ
DQ27
28
29
VDD
DQM2
55
56
57
58
VDDQ
NC
VSS
DQ31
Pin No. Signal Name Pin No. Signal Name Pin No. Signal Name
IC240 MT48LC2M32B2-6
CONTROL
LOGIC
COMMAND
DECODE
MODE REGISTER
RAS#
CAS#
WE#
CS#
CLK
CKE
11
ROW-
ADDRESS
MUX
REFRESH
COUNTER
11
11
11
BANK0
ROW-
ADDRESS
LATCH
&
DECODER
BANK0
MEMORY
ARRAY
(2,048x256x32)
2048
SENSE AMPLIFIERS
BANK0
BANK1
BANK2
BANK3
I/O GATING
DQM MASK LOGIC
READ DATA LATCH
WRITE DRIVERS
DATA
OUTPUT
REGISTER
DATA
INPUT
REGISTER
32
DQ0
DQ31
4
4
2048
COLUMN
DECODER
BANK
CONTROL
LOGIC
COLUMN-
ADDRESS
COUNTER/
LATCH
8
2
2
ADDRESS
REGISTER
A0
A10,
BA0,
BA1
13
32
32
DQM0
DQM3
256
(x32)
Содержание SD200U
Страница 108: ......