
Technical Data
MC13xx Users Manual Rev. 1.19
43
9.4.2 Full Camera Link® 8*8-Bit Assignment
The following table shows the bit assignment of eight adjacent pixel. All unused bits are set to logical LOW level, the
SPARE outputs are set to logical HIGH level.
Plug 1, Camera Link® X
Plug 2, Camera Link® Y
Plug 2, Camera Link® Z
Port Tx
Signal Port
Tx
Signal
Port Tx
Signal
A0 0
D0
D0
0
D24
G0 0
D48
A1 1
D1
D1
1
D25
G1 1
D49
A2 2
D2
D2
2
D26
G2 2
D50
A3 3
D3
D3
3
D27
G3 3
D51
A4 4
D4
D4
4
D28
G4 4
D52
A5 6
D5
D5
6
D29
G5 6
D53
A6 27
D6
D6
27
D30
G6 27
D54
A7 5
D7
(msb)
D7
5
D31 (msb)
G7 5
D55
(msb)
B0 7
D8
E0
7
D32
H0 7
D56
B1 8
D9
E1
8
D33
H1 8
D57
B2 9
D10 E2
9
D34
H2 9
D58
B3 12
D11 E3
12
D35
H3 12
D59
B4 13
D12 E4
13
D36
H4 13
D60
B5 14
D13 E5
14
D37
H5 14
D61
B6 10
D14 E6
10
D38
H6 10
D62
B7 11
D15
(msb)
E7
11
D39 (msb)
H7 11
D63
(msb)
C0 15
D16 F0
15
D40
LOW 15 LOW
C1 18
D17 F1
18
D41
LOW 18 LOW
C2 19
D18 F2
19
D42
LOW 19 LOW
C3 20
D19 F3
20
D43
LOW 20 LOW
C4 21
D20 F4
21
D44
LOW 21 LOW
C5 22
D21 F5
22
D45
LOW 22 LOW
C6 16
D22 F6
16
D46
LOW 16 LOW
C7 17
D23
(msb)
F7
17
D47 (msb)
LOW 17 LOW
LVAL 24 LVAL
LVAL
24
LVAL
LVAL 24 LVAL
FVAL 25 FVAL
FVAL
25
FVAL
FVAL 25 FVAL
DVAL 26 DVAL
DVAL
26
DVAL
DVAL 26 DVAL
SPARE 23 HIGH
SPARE
23
HIGH
SPARE 23 HIGH
TxClk
TxClk
TxClk
Table 9.4-2