
Technical Data
MC13xx Users Manual Rev. 1.19
42
9.4 Camera Link® Bit Assignments
9.4.1 Base Camera Link® 2*8/10 - Bit Assignment
The following table shows the bit assignment of two adjacent pixel, eight or ten bits each. All unused bits are set to logical
LOW level, the SPARE outputs are set to logical HIGH level.
Plug 1, Camera Link X, 2*8-Bit Plug 1, Camera Link X, 2*10-Bit
Port Tx
Signal Port
Tx
Signal
A0 0
D0
A0
0
D0
A1 1
D1
A1
1
D1
A2 2
D2
A2
2
D2
A3 3
D3
A3
3
D3
A4 4
D4
A4
4
D4
A5 6
D5
A5
6
D5
A6 27
D6
A6
27
D6
A7 5
D7
(msb)
A7
5
D7
B0 7
D8
A8
7
D8
B1 8
D9
A9
8
D9 (msb)
B2 9
D10 LOW
9
LOW
B3 12
D11 LOW
12
LOW
B4 13
D12 B8
13
D18
B5 14
D13 B9
14
D19 (msb)
B6 10
D14 LOW
10
LOW
B7 11
D15
(msb)
LOW
11
LOW
LOW 15 LOW
B0
15
D10
LOW 18 LOW
B1
18
D11
LOW 19 LOW
B2
19
D12
LOW 20 LOW
B3
20
D13
LOW 21 LOW
B4
21
D14
LOW 22 LOW
B5
22
D15
LOW 16 LOW
B6
16
D16
LOW 17 LOW
B7
17
D17
LVAL 24 LVAL
LVAL
24
LVAL
FVAL 25 FVAL
FVAL
25
FVAL
DVAL 26 DVAL
DVAL
26
DVAL
SPARE 23 HIGH
SPARE
23
HIGH
TxClk
TxClk
Table 9.4-1