
69
RSio64-D
2-6. WORD CLOCK 検査
内容
ワードクロック測定ソースレジスタのクリアを行
います。(検査の前に実施)
内部 WORD CLOCK の検査を行います。
SLOT(MY1) WORD CLOCK の検査を行います。
SLOT(MY2) WORD CLOCK の検査を行います。
SLOT(MY3) WORD CLOCK の検査を行います。
SLOT(MY4) WORD CLOCK の検査を行います。
外部 WORD CLOCK の検査を行います。
DANTE WORD CLOCK の検査を行います。
< 画面例 >
出力結果
• 正常時
アウトプット ウインドウへ下記の通り表示します。
※ 表示文字列の「MIN: xxxxh, MAX: xxxxh」は、16
進表記のカウント値を表します。
項目
表示文字列
Word Clock CLR
OK: FPGA WCK CLR
Word Clock MY1
OK: FPGA WCK MY1
MIN: xxxxh, MAX: xxxxh
Word Clock MY2
OK: FPGA WCK MY2
MIN: xxxxh, MAX: xxxxh
Word Clock MY3
OK: FPGA WCK MY3
MIN: xxxxh, MAX: xxxxh
Word Clock MY4
OK: FPGA WCK MY4
MIN: xxxxh, MAX: xxxxh
Word Clock EXT
OK: FPGA WCK EXT
MIN: xxxxh, MAX: xxxxh
Word Clock DNT
OK: FPGA WCK DNT
MIN: xxxxh, MAX: xxxxh
• 故障時
アウトプット ウインドウへ下記の通り表示します。
※ 表示文字列の「MIN: xxxxh, MAX: xxxxh」は、16
進表記のカウント値を表します。
項目
表示文字列
Word Clock CLR
NG: FPGA WCK CLR
Word Clock MY1
NG: FPGA WCK MY1
MIN: xxxxh, MAX: xxxxh
Word Clock MY2
NG: FPGA WCK MY2
MIN: xxxxh, MAX: xxxxh
Word Clock MY3
NG: FPGA WCK MY3
MIN: xxxxh, MAX: xxxxh
Word Clock MY4
NG: FPGA WCK MY4
MIN: xxxxh, MAX: xxxxh
Word Clock EXT
NG: FPGA WCK EXT
MIN: xxxxh, MAX: xxxxh
Word Clock DNT
NG: FPGA WCK DNT
MIN: xxxxh, MAX: xxxxh
2-7. DM9000 検査
内容
DM9000 と Dante 基板上の内蔵スイッチとのリン
クができているか検査を行います。
< 画面例 >
出力結果
• 正常時
アウトプット ウインドウへ下記の通り表示します。
※ 表 示 文 字 列 の「xxx.xxx.xxx.xxx」は、IP ア ド レ ス
を表します。
項目
表示文字列
Net State
OK: IP=xxx.xxx.xxx.xxx
• 故障時
アウトプット ウインドウへ下記の通り表示します。
項目
表示文字列
Net State
NG: Cannot get local addr
NG: Cannot convert local addr