
01V96
104
DSP6 のテスト項目
DSP7 のテスト項目
1: CPU Interface (Data bus) 1: CPU Interface (Data Bus)
2: CPU Interface (Data bus) 2: CPU Interface (Chip Select)
3: CPU Interface (Chip Select, TXB) 3: CPU Interface (Address Bus)
4: CPU Interface (Address bus) 4: E-RAM Interface (Data Bus)
5: CPU Interface (BUS W/R Reg.) 5: E-RAM Interface (Address Bus)
6: DRAM Interface (Data Bus) 6: SIO Connection (DSP7
→
DSP6)
7: DRAM Interface (Address Bus) 7: SIO Connection (DSP6
→
DSP7)
8: DRAM Interface (Address Bus & MPR) 8: SIO Connection (DSP7
→
DSP7)
9: SIO Connection
9: SIO Connection (ATSC
→
DSP7)
(DSP6--->DSP6 の SIO test) A: SIO Connection (DSP7
→
ATSC)
B: SIO Connection (ATSC
→
ATSC)
DSP6,DSP7 共通、NG の場合の表示説明
1-6 MIDI test
内容
MIDI OUT
→
MIDI IN に31.25Kbpsで文字列
"SCI2:TEST¥n" (¥n=0Ah)を送受信し、同一
かどうかを検査します。
準備
本体の MIDI OUT と MIDI IN コネクタを
MIDI ケーブルで接続します。
実行画面例
1-11 2TR IN/OUT(DIO) test
内容
2TR OUT DIGITAL
→
2TR IN DIGITAL を
DSP の SIO を使用して判定します。
準備
本体の 2 T R O U T D I G I T A L と 2 T R I N
DIGITAL をケーブルで接続します。
実行画面例
1-12 ADAT test
内容
ADAT OUT
→
ADAT INをATSC2を使用して
判定します。
準備
本体の ADAT OUT と ADAT IN をケーブル
で接続します。
実行画面例
1-13 WORD CLOCK Test
内容
WORD CLOCK OUT
→
INをPLLP2でカウン
トして自動判定します(Fs=44.1/48/88.2/
96kHz)。
PLL の LOCK チェックは、FS 変更後クロッ
ク が 安 定 す る の を 待 ち ( 約 2 0 0 m s 後) 、
UNLOCK 信号を Read し判定します。
UnLock の確認は WORD CLOCK IN に接続
されているケーブルを抜いて検査します。
準備
本体の WORD CLOCK OUT と IN を BNC
ケーブルで接続します。
実行画面例
1-21 LCD test
内容
LCD の画面全体を黒と白の繰り返し表示に
し、目視判定します。
実行画面例
EXIT ([DEC] Key->[ENTER] Key)
良否判定
--- LCD ---
OK
Turn on LCD(white<-->black)
[ENTER] key to Start, [DEC] key to Stop
OK
NG
EXIT ([DEC] Key->[ENTER] Key)
--- ADAT ---
OK
ADAT OUT->IN
OK: ADAT
EXIT ([DEC] Key->[ENTER] Key)
このメッセージ
が出たら、WORD
CLOCK INに接続
されているBNC
ケーブルを抜いて
[ENTER]キーを
押します。
--- WORD CLOCK ---
OK
OUT->IN
OK PLL
(DIR2,DBL)
NG PLL UnLock
Disconnect WORD CLOCK cable
NG:DBL_PLL_48K_COUNT=220
EXIT ([DEC] Key->[ENTER] Key)
--- MIDI Loopback ---
OK
MIDI Check
OK: SCI2
1) CPU Interface (Data Bus) ...NG: IC201
0000 0000 XXXX 0000 0000 0000 0000 X00X
MSB X=
不良のビット
LSB
2) SIO Connection (DSP7 -> DSP6) ...
NG: 1 IC201 S0[xx] -> IC301 SI[xx]
IC番号
EXIT ([DEC] Key->[ENTER] Key)
--- 2TR IN/OUT ---
OK
FS
OK OUT-->IN
OK DIR Lock (RERR)
OK DIT,DIR CDIN, CDOUT
NG: DIO_SIO 2TR1 [W:12485100 -> R:00000000]
Summary of Contents for 01V96
Page 49: ...49 01V96 Pattern side 2NAP V989580 2 1 DCD Circuit Board パターン側 ...
Page 52: ...01V96 52 B B to DCD CN202 FD Circuit Board 2NAP V989450 3 ...
Page 53: ...53 01V96 Pattern side B B to MAIN CN704 2NAP V989450 3 パターン側 ...
Page 56: ...01V96 56 HACOM ADA Circuit Board D D 2NAP V989280 3 1 ...
Page 57: ...57 01V96 Pattern side D D 2NAP V989280 3 1 パターン側 ...
Page 60: ...01V96 60 F F HACOM HA Circuit Board 2NAP V989280 3 1 ...
Page 61: ...61 01V96 F F Pattern side 2NAP V989280 3 1 パターン側 ...
Page 64: ...01V96 64 H H MAIN Circuit Board 2NAP V989160 2 5 ...
Page 65: ...65 01V96 H H Component side 2 layer 2NAP V989160 2 5 部品側 2層 ...
Page 66: ...01V96 66 I I MAIN Circuit Board 2NAP V989160 2 5 ...
Page 67: ...67 01V96 I I Component side 5 layer 2NAP V989160 2 5 部品側 5層 ...
Page 68: ...01V96 68 J J MAIN Circuit Board 2NAP V989160 3 3 ...
Page 69: ...69 01V96 J J Pattern side 2NAP V989160 3 3 パターン側 ...
Page 70: ...01V96 70 K K to MAIN CN701 PNCOM PN1 1 2 2 2 Circuit Board 2NAP V989490 2 2 ...
Page 72: ...01V96 72 L L PNCOM PN1 1 2 2 2 Circuit Board 2NAP V989490 2 2 ...
Page 73: ...73 01V96 L L Pattern side 2NAP V989490 2 2 パターン側 ...
Page 109: ...01V96 109 LED 点灯順序図1 LED 点灯順序図2 1 2 3 4 5 6 7 8 9 10 11 12 13 14 15 16 1 1 2 5 3 4 2 3 4 ...
Page 139: ...01V96 5 410 400 Top view ...