82
LC7.5E LA
7.
Circuit Diagrams and PWB Layouts
Layout Side I/O Panel (42” & 52”) (Top Side)
H_17370_028.eps
080807
3139 123 6271.1
1Q01 C1
1Q02 B1
1Q03 C1
1R03 B1
1R04 A1
1R06 D1
1R07 D1
1R13 D1
1R20 A1
2Q06 C1
2Q08 C1
2Q09 C1
2Q10 C1
2R10 B1
2R12 D1
2R19 C1
3Q05 C1
3Q13 B1
3R13 B1
4R05 C1
4R11 D1
4R12 C1
5Q03 C1
5R01 D1
5R03 B1
7Q03 C1
Layout Side I/O Panel (42” & 52”) (Bottom Side)
H_17370_028.eps
080807
3139 123 6271.1
1R11 A1
1R12 A1
1R14 D1
1R15 D1
1R16 B1
1R17 B1
1R18 B1
1R19 B1
2Q01 C1
2Q02 C1
2Q03 C1
2Q04 C1
2Q05 C1
2Q07 C1
2Q11 C1
2R04 A1
2R05 A1
2R06 A1
2R07 B1
2R08 B1
2R09 B1
2R11 B1
2R13 B1
2R17 C1
2R18 C1
3Q03 C1
3Q04 C1
3Q06 C1
3Q07 C1
3Q09 C1
3Q10 C1
3Q11 C1
3Q12 C1
3Q14 C1
3Q15 C1
3Q16 C1
3R04 A1
3R08 A1
3R10 A1
3R11 A1
3R12 B1
3R14 B1
3R15 B1
3R16 A1
3R17 B1
3R18 B1
3R20 D1
3R21 D1
3R22 B1
4Q03 C1
4R03 B1
4R04 A1
4R09 D1
4R10 D1
5Q01 C1
5Q02 C1
5R02 B1
6Q01 C1
6Q02 C1
6R03 A1
6R04 A1
6R05 B1
6R06 B1
6R07 B1
6R08 B1
7Q02 C1
7R02 D1