A
REV:
DWG. NO.
SIZE
GEDABV:
SHEET
DWG. NO.
REV:
GEDTTL:
A
D
31
2
C
B
4
A
D
C
31
2
4
MPB916R3C
6 OF 8
O
63ASE90957W
LAST_MODIFIED=Tue Apr 8 10:32:36 1997
BOARD
63ASE90957W
O
CTD22
CTD20
8
IRQ1* /PF1 IRQ2* /PF2 IRQ3* /PF3 IRQ4* /PF4 IRQ5* /PF5 IRQ6* /PF6 IRQ7* /PF7
FOR THE
SOCKET
CLAM SHELL
132 PQFP
FASTREF/PF0
VSSSYN/VSSI
SIZ0 /PE6
AS* /PE5
DS* /PE4
DSACK1*/PE1
DSACK0*/PE0
AVEC* /PE2
SIZ1 /PE7
PC3/A19/ CS6*
RESET*
R/W* CLKOUT
BERR* HALT*
VDDI
EXTAL
CSBOOT*
PC6/A22/ CS9*
PC5/A21/ CS8*
PC4/A20/ CS7*
PC2/FC2/ CS5*
PC0/FC0/ CS3*
E/A23/CS10*
IPIPE1/DSI
VSTBY
FREEZE
DSCLK/BKPT
IPIPE0/DSO
BR*/ CS0*
A2
A1
A0
VDDI
D15/PG7
D14/PG6
D13/PG5
D12/PG4
D11/PG3
D10/PG2
D9 /PG1
D8 /PG0
D7 /PH7
D6 /PH6
D5 /PH5
D4 /PH4
D3 /PH3
D2 /PH2
D1 /PH1
D0 /PH0
SCIM INTERFACE
PA7/A18
PA6/A17
PA5/A16
PA4/A15
PA3/A14
PA2/A13
PA1/A12
PA0/A11
PB7/A10
PB6/ A9
PB5/ A8
PB4/ A7
PB3/ A6
PB2/ A5
PB1/ A4
PB0/ A3
BGACK*/ CSE*
BG*/ CSM*
PC1/FC1/ ----
TSC
XTAL
VDDE VDDE
VDDE VDDE
VSSE VSSE VSSE VSSE
VSSI VSSI
XFC
CTS6A CTS6B CTS8A CTS8B
CTS10A CTS10B CTS12A CTS12B CTS14A CTS14B CTS16A CTS16B
CPWM19
CPWM18
CTM2C
C
E
L
U
D
O
M
M
T
D
A
C
D
M O
U
E
L
VSSA
AN1/PADA1
AN0/PADA0
AN2/PADA2 AN3/PADA3 AN4/PADA4 AN5/PADA5 AN6/PADA6 AN7/PADA7
VDDA
VRL
VRH
C
C
M
I
MISO/PMC0 MOSI/PMC1 SCK /PMC2 SS* /PMC3 RXDB/PMC4 TXDB/PMC5 RXDA/PMC6 TXDA/PMC7
VDDSYN/MODCLK
VSSI
VSSI
VFPE2
VFPE1
-------/PE3
MC68HC916R3
U1
YAMAICHI
GND
GND
0.1UF
C4
0.1UF
C18
L5
20K
R1
1000PF
C5
100PF
C57
VSSA
VDDA
OUT8
OUT14
SMT-SO
Y1
0.1UF
C6
+
25V
1UF
C8
TANT
33
R52
VSSI
VDDI
W5
GND
+5V
+5V
VDDI
VDDI
VSSI
AXIAL
1UH
L4
W1
NOTE: 2) WHEN USING MC68HC(9)16R1, CTM8 IS REPLACED CTM7.
14 PIN DIP SOCKET FOR
8 OR 14 PIN CANS / DIPS.
MCU & CLOCK
NOTE: 1) PLACE THE CAP BETWEEN VDDSYN & XFC AS CLOSE TO MCU PINS AS POSSIBLE.
FERRITE BEAD
XFC
VFPE1
VFPE2
TSC
FREEZE
BKPT*
DSO
DSI
CSBOOT*
VSSSYN
AN<5>
AN<7>
AN<6>
MAPI-EXTAL
XTALOSC
TXDA
PE3
FASTREF
MCUEXTAL
NC
R/W*
D<15..0>
RESET*
HALT*
BERR*
CLKOUT
SIZ1
SIZ0
AS*
DS*
AVEC*
DSACK1*
DSACK0*
IRQ<7..1>*
CS<10..0>*
A<18..0>
VRH
VRL
AN<7..0>
MISO
MOSI
SCK
SS*
RXDB
TXDB
RXDA
D<12>
CTS6A
CTS6B
CTS8A
CTS8B
CTS10A
CTS10B
CTS12A
CTS12B
CTS14A
CTS14B
CTS16A
CTS16B
CPWM18
CPWM19
CTM2C
D<13>
AN<3> AN<4>
IRQ <2>*
D<15>
D<14>
D<11>
D<10>
D<9>
D<8>
D<7>
D<6>
D<5>
D<4>
D<3>
D<2>
D<1>
D<0>
CS<9>*
A<15>
CS<7>*
IRQ <6>*
AN<0> AN<1> AN<2>
IRQ <7>*
IRQ <5>*
IRQ <4>*
IRQ <3>*
IRQ <1>*
VDDSYN
CS<10>*
CS<8>*
A<14>
A<13>
A<12>
A<11>
A<10>
A<9>
A<8>
A<7>
A<6>
A<5>
A<4>
A<3>
A<2>
A<1>
A<0>
CS<0>*
A<18>
A<17>
A<16>
CS<1>* CS<2>*
CS<5>*
CS<3>* CS<4>*
CS<6>*
VSTBY
CTD20
CTD22
1
2
1
2
1
2
1
2
1
2
12
12
1
2
3
1
2
3
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29 30 31 32 33
34
35 36 37 38 39 40 41 42 43 44 45 46 47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74 75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
101
102
103
104
105
106
107
108
109
110
111
112 113 114
115
116
117 118 119 120 121 122 123 124
125
126
127
128
129
130
131
132
1
2
1
2
1
2
8
11
4A4>
5C1>
4B1>
4A1<
4B1>
4B1<
4B1<>
4A4<
4A1>
7B4<
5B1<>
5C4<>
7C4<
5B4<>
5C4<
5C4<>
4B1<>
4B1<>
4B1>
4A1<
5C4<>
5C4<>
5C4<>
5C4<>
5C4<>
5C4<>
5C4<>
7C1<
5B4<>
4A4<
7D1>
5D4<
3B4>
3B4>
5C1>
4C4>
7C4<
5C1<>
7C4<
5B1<>
7C4<
5B1<>
7C4<
5B1<>
7C4<
5B1<>
7C4<
5B1<>
7B4<
5B1<>
7B4<
4C4<>
7B4<
4C4<>
7B4<
4C4<>
7B4<
4C4<>
7B4<
4C4<>
7B4<
4C4<>
7B1<
4B4<>
7B1<
4B4<>
7B1<
4B4<>
7B1<
4B4<>
7A1<
4B4<>
7A1<
4B4<>
7A1<
4B4<
7A1<
4B4<
4C4>
4B1>
7B4<
4C4<>
7B4<
4C4<>