Rev. 1.00
168
September 11, 2018
Rev. 1.00
169
September 11, 2018
HT45F4050
A/D NFC Flash MCU
HT45F4050
A/D NFC Flash MCU
NFC Memory
The total NFC memory is organized into 80 pages with each page containing 4 bytes. The 256 bytes
from page 0 to page 63 form the NFC EEPROM area and the 64 bytes from page 64 to page 79 form
the NFC SRAM area. The first 16 bytes from page 0 to page 3 contain the serial numbers, lock bytes
and capability container bytes which will be introduced in the following sections. Pages 4~63 of the
EEPROM along with the SRAM areas are available for user-defined data.
Page
Addr.
(Dec.)
Page
Addr.
(Hex.)
Byte
Addr.
Name
Bit
7
6
5
4
3
2
1
0
0
00H
00H
UID0
D7
D6
D5
D4
D3
D2
D1
D0
0
00H
01H
UID1
D7
D6
D5
D4
D3
D2
D1
D0
0
00H
02H
UID2
D7
D6
D5
D4
D3
D2
D1
D0
0
00H
03H
BCC0
D7
D6
D5
D4
D3
D2
D1
D0
1
01H
04H
UID3
D7
D6
D5
D4
D3
D2
D1
D0
1
01H
05H
UID4
D7
D6
D5
D4
D3
D2
D1
D0
1
01H
06H
UID5
D7
D6
D5
D4
D3
D2
D1
D0
1
01H
07H
UID6
D7
D6
D5
D4
D3
D2
D1
D0
2
02H
08H
BCC1
D7
D6
D5
D4
D3
D2
D1
D0
2
02H
09H
Internal
D7
D6
D5
D4
D3
D2
D1
D0
2
02H
0AH
SLOCK0
L7
L6
L5
L4
LCC
BL15-10 BL9-4 BLCC
2
02H
0BH
SLOCK1
L15
L14
L13
L12
L11
L10
L9
L8
3
03H
0CH
CC0
D7
D6
D5
D4
D3
D2
D1
D0
3
03H
0DH
CC1
D7
D6
D5
D4
D3
D2
D1
D0
3
03H
0EH
CC2
D7
D6
D5
D4
D3
D2
D1
D0
3
03H
0FH
CC3
D7
D6
D5
D4
D3
D2
D1
D0
4~63
04H~
3FH
10H~
FFH
EEPROM
User Memory
D7
D6
D5
D4
D3
D2
D1
D0
64~79 40H~
4FH
100H~
13FH
SRAM
User Memory
D7
D6
D5
D4
D3
D2
D1
D0
Note: The second byte of page 02h is reserved for internal data.
Serial Number Bytes
• UIDn Byte (n=0~6)
Bit
7
6
5
4
3
2
1
0
Name
D7
D6
D5
D4
D3
D2
D1
D0
R/W
R
R
R
R
R
R
R
R
Default
x
x
x
x
x
x
x
x
"x": unknown
Bit 7~0
D7~D0
:
Serial number n
These bytes are implemented by a fuse function. Due to security and system
requirements, these bytes are prohibited to be written to using the RF and MCU after
being fuse trimmed during IC production.