Contents
STA382BW
Doc ID 022783 Rev 1
Extended biquad selector . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 87
Short-circuit protection mode registers SHOK (address 0x58) . . . . . . . . 90
Extended coefficient range up to -4...4 (address 0x5A) . . . . . . . . . . . . . . 91
Miscellaneous registers (address 0x5C, 0x5D) . . . . . . . . . . . . . . . . . . . . 92
Rate power-down enable (RPDNEN) bit . . . . . . . . . . . . . . . . . . . . . . . . 92
Bridge immediately off (BRIDGOFF) bit (address 0x4B, bit D5) . . . . . . 92
Channel PWM enable (CPWMEN) bit . . . . . . . . . . . . . . . . . . . . . . . . . . 93
External amplifier hardware pin enabler (LPDP, LPD LPDE) bits . . . . . 93
Power-down delay selector (PNDLSL[2:0]) bits . . . . . . . . . . . . . . . . . . . 93
Short-circuit check enable bit . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 94
Bad PWM detection registers (address 0x5E, 0x5F, 0x60) . . . . . . . . . . . 94
Headphone/Line out configuration register (address 0x66) . . . . . . . . . . . 97
F3XCFG (address 0x69; 0x6A) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 98
configuration register (address 0x6B; 0x6C) . . . . . . . . 99
Charge pump synchronization (address 0x70) . . . . . . . . . . . . . . . . . . . . . 99
Coefficient RAM CRC protection (address 0x71-0x7D) . . . . . . . . . . . . . 100
MISC4 (address 0x7E) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 102
Register description: Sound Terminal compatibility . . . . . . . . . . . . . 104
Configuration register A (addr 0x00) . . . . . . . . . . . . . . . . . . . . . . . . . . . 107
Fault-detect recovery bypass . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 108
Configuration register B (addr 0x01) . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
Serial audio input interface format . . . . . . . . . . . . . . . . . . . . . . . . . . . . 109
Delay serial clock enable . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
Channel input mapping . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 112
Configuration register C (addr 0x02) . . . . . . . . . . . . . . . . . . . . . . . . . . . 113
FFX compensating pulse size register . . . . . . . . . . . . . . . . . . . . . . . . . 113
Configuration register D (addr 0x03) . . . . . . . . . . . . . . . . . . . . . . . . . . . 113
Obsolete Product(s) - Obsolete Product(s)