459
CHAPTER 20 SERIAL INTERFACE CHANNEL 2
Figure 20-2. Baud Rate Generator Block Diagram
TPS3 TPS2 TPS1 TPS0
Internal Bus
MDL3 MDL2 MDL1 MDL0
Baud Rate Generator
Control Register
4
TXE
CSIE2
5-Bit
Counter
Selector
Selector
Decoder
1/2
Selector
Terminal Clock
1/2
Selector
Receive Clock
Match
Match
MDL0 to MDL3
5-Bit
Counter
RXE
Start Bit Detection
Selector
f
xx
to f
xx
/2
10
TPS0 to TPS3
SCK
CSCK
ASCK/SCK2/P72
4
4
Start Bit
Sampling Clock
Содержание PD78076
Страница 2: ...2 MEMO ...
Страница 12: ...12 MEMO ...
Страница 48: ...48 MEMO ...
Страница 64: ...64 MEMO ...
Страница 82: ...82 MEMO ...
Страница 100: ...100 MEMO ...
Страница 130: ...130 MEMO ...
Страница 180: ...180 MEMO ...
Страница 222: ...222 MEMO ...
Страница 248: ...248 MEMO ...
Страница 288: ...288 MEMO ...
Страница 308: ...308 MEMO ...
Страница 364: ...364 MEMO ...
Страница 494: ...494 MEMO ...
Страница 526: ...526 MEMO ...
Страница 544: ...544 MEMO ...
Страница 558: ...558 MEMO ...
Страница 580: ...580 MEMO ...
Страница 596: ...596 MEMO ...
Страница 598: ...598 MEMO ...
Страница 626: ...626 MEMO ...