Rev. 1.00
26
March 24, 2020
Rev. 1.00
27
March 24, 2020
BS83A04C
4-Key Enhanced Touch I/O Flash MCU
BS83A04C
4-Key Enhanced Touch I/O Flash MCU
Emulated EEPROM Registers
A series of registers control the overall operation of the Emulated EEPROM Data Memory. These
are the address register, EAR, the data registers, ED0L/ED0H~ED3L/ED3H, and a single control
register, ECR.
Register
Name
Bit
7
6
5
4
3
2
1
0
EAR
—
—
—
EAR4
EAR3
EAR2
EAR1
EAR0
ED0L
D7
D6
D5
D4
D3
D2
D1
D0
ED0H
D15
D14
D13
D12
D11
D10
D9
D8
ED1L
D7
D6
D5
D4
D3
D2
D1
D0
ED1H
D15
D14
D13
D12
D11
D10
D9
D8
ED2L
D7
D6
D5
D4
D3
D2
D1
D0
ED2H
D15
D14
D13
D12
D11
D10
D9
D8
ED3L
D7
D6
D5
D4
D3
D2
D1
D0
ED3H
D15
D14
D13
D12
D11
D10
D9
D8
ECR
EWRTS1 EWRTS0 EEREN
EER
EWREN
EWR
ERDEN
ERD
Emulated EEPROM Register List
• EAR Register
Bit
7
6
5
4
3
2
1
0
Name
—
—
—
EAR4
EAR3
EAR2
EAR1
EAR0
R/W
—
—
—
R/W
R/W
R/W
R/W
R/W
POR
—
—
—
0
0
0
0
0
Bit 7~5
Unimplemented, read as “0”
Bit 4~0
EAR4~EAR0
: Emulated EEPROM address bit 4 ~ bit 0
• ED0L Register
Bit
7
6
5
4
3
2
1
0
Name
D7
D6
D5
D4
D3
D2
D1
D0
R/W
R/W
R/W
R/W
R/W
R/W
R/W
R/W
R/W
POR
0
0
0
0
0
0
0
0
Bit 7~0
D7~D0
: The first Emulated EEPROM data bit 7 ~ bit 0
• ED0H Register
Bit
7
6
5
4
3
2
1
0
Name
D15
D14
D13
D12
D11
D10
D9
D8
R/W
R/W
R/W
R/W
R/W
R/W
R/W
R/W
R/W
POR
0
0
0
0
0
0
0
0
Bit 7~0
D15~D8
: The first Emulated EEPROM data bit 15 ~ bit 8
• ED1L Register
Bit
7
6
5
4
3
2
1
0
Name
D7
D6
D5
D4
D3
D2
D1
D0
R/W
R/W
R/W
R/W
R/W
R/W
R/W
R/W
R/W
POR
0
0
0
0
0
0
0
0
Bit 7~0
D7~D0
: The second Emulated EEPROM data bit 7 ~ bit 0