background image

– 6 –

Ver 2.4

CY3650 USB Development System User’s Guide

6. Switch S3-2 (see Table 2) and Switch S1-5 (see Table 1) will determine the board’s operation mode at

power up reset. Switch S3-2 controls the Run on Reset mode. If enabled the program will begin executing
the program from address 0 following a reset. If disabled the program will be halted at address 0, waiting
for commands from the PC to run, single step, etc. Switch S1-5 controls the Suspend on Power On Reset
mode. If enabled the board goes into suspend mode (see section 5.4) following a Power On Reset. It will
stay suspended until there is a non-idle state on the USB bus input or an interrupt occurs. When this mode
is used the Run on Reset should also be enabled.

Example 2. Program RAM Operation

1. Develop assembly code; assemble and create object code file (see CYASM Assembler User’s Guide; the

object file has a .rom suffix).

2. Set switch S3-1 for program RAM operation.

3. Apply power to the board, and halt microcontroller execution (use the “break” command on the PC debug

software, or have switch S3-2 set to halt operation at power up reset).

4. Download the user object code file to program RAM (refer to the USB Development System Software

Guide).

5. Press the reset switch S2.

6. Switch S3-2 (see Table 2) and Switch S1-5 (see Table 1) will determine the board’s operation mode at

power up reset. Switch S3-2 controls the Run on Reset mode. If enabled the program will begin executing
the program from address 0 following a reset. If disabled the program will be halted at address 0, waiting
for commands from the PC to run, single step, etc. Switch S1-5 controls the Suspend on Power On Reset
mode. If enabled the board goes into suspend mode (see section 5.4) following a Power On Reset. It will
stay suspended until there is a non-idle state on the USB bus input or an interrupt occurs. When this mode
is used the Run on Reset should also be enabled.

Firmware will be held in program RAM until modified via the PC interface, or until power is removed from the
board. Switch S3-1 can be toggled as desired between ROM and RAM operation. In RAM mode, individual bytes
of the program RAM can be modified via the debug software, if desired.

5.3.  PC debug interface

Refer to the USB Development System Software Guide for information on operating in the PC debug mode.

5.4.  I/O Port operation

On the development board, all I/O port bits (ports P0 to P3) operate identically, and are pseudo-bidirectional. As an
output, each port bit provides a strong pull-down when a ‘0’ is written to the bit. When a ‘1’ is written to the port
bit, it functions as a weak pull-up. The pull-up strength on the board is 10 k

 (components RS4, RS5 for port 0,

RS6, RS7 for port 1). At all times, any read from an I/O port gives the digital value of the voltage on each pin. To
configure any port bit as an input, a ‘1’ must be written to that bit, and the input signal must be able to sink the pull-
up current. The I/O ports may be configured as input only by setting switch S1-4 to the open position.

I/O port operation of the Cypress USB ICs differs from the operation of the development board. In the IC, writing
a ‘0’ to either a port 0/1 output typically puts that bit into Current Sink mode. The value of the output current at
each IC pin depends on settings written to internal control registers (consult the specification for more details). On
the development board the output current is not programmable.

The pull-up disable function on the development board also differs from the ICs. In the IC the Port Pull-Up Regis-
ters can disable the pull-up resistor and select the interrupt polarity for each I/O port bit. On the development board
the interrupt polarity is selected, but to disable the pull-up resistor it must be manually removed from the board.
The port pull-up resistors are resistor packs RS4 through RS11.

Содержание CY3650

Страница 1: ...ss mainly focus on the distribution of electronic components Line cards we deal with include Microchip ALPS ROHM Xilinx Pulse ON Everlight and Freescale Main products comprise IC Modules Potentiometer...

Страница 2: ...CY3650 USB Development System User s Guide Version 2 4 June 30 1999...

Страница 3: ...g 1 1 11 20 96 JDW Update switches pin list suspend 1 2 2 0 6 17 97 TEN Modified to incorporate CY7C6341x and CY7C6351x 2 1 7 30 97 TEN Changed J1 odd pins to even and even to odd Expanded explanation...

Страница 4: ...Communication 3 3 5 Switch Settings 4 4 Software Installation 5 5 Operation 5 5 1 Differences between the chip and the development board 5 5 2 Firmware ROM vs RAM operation 5 5 3 PC debug interface 6...

Страница 5: ...ii Ver2 4 CY3650 USB Development System User s Guide...

Страница 6: ...RAM option provides a quick and easy method for testing firmware revisions Stand alone mode Figure 2 allows portable system operation In this case user firmware is loaded in EPROM and only power need...

Страница 7: ...ler software Registration Card 3 Hardware Installation This section describes the hardware installation steps necessary for operating the development board These include supplying power to the board c...

Страница 8: ...of pin 1 for both J1 and J2 However the printed wiring board shows J1 pin 1 incorrectly Please refer to figure 4 when locating pin numbers 3 4 PC Communication For communicating with a PC plug the enc...

Страница 9: ...indow inside you will see tabs select the Advanced tab This sub widow contain the settings for the serial transmit and receive FIFOs Set the receive FIFO to 1 and set the transmit FIFO to 3 if this is...

Страница 10: ...ROM is a Cypress CY7C261 45 an 8k x 8 UV erasable EPROM Only 4k of the EPROM is currently addressable The program RAM supports the same memory size as the EPROM To program or erase the EPROM refer to...

Страница 11: ...or an interrupt occurs When this mode is used the Run on Reset should also be enabled Firmware will be held in program RAM until modified via the PC interface or until power is removed from the board...

Страница 12: ...erates a power on reset When one of these resets occur the following actions take place Program counter is reset to zero Internal registers are reconfigured to their reset state see device specificati...

Страница 13: ...interface signals are available at connector J2 Table 4 gives pin functions for the signals and Table 5 lists all signal locations on the J2 connector Consult Figure 4 for the correct position of pin...

Страница 14: ...bus DA 7 0 8 bit RAM Address bus MR_ Memory read enable for data RAM active low MW_ Memory write enable for data RAM active low IOW_ I O write enable active low IOR_ I O read enable active low SOI St...

Страница 15: ...0 12 IA11 13 IA12 14 GND 15 IRAMS_ 16 IRAMR_ 17 IRAMW_ 18 IOW_ 19 IOR_ 20 SOI 21 22 BRQ 23 IRQ 24 IRA 25 BRA 26 TRQ 27 RESET 28 MASTER RESET 29 MR_ 30 MW_ 31 GND 32 ID0 33 ID1 34 ID2 35 ID3 36 ID4 37...

Отзывы: