![Yamaha M7CL-32 Service Manual Download Page 145](http://html.mh-extra.com/html/yamaha/m7cl-32/m7cl-32_service-manual_899957145.webp)
M7CL-32/M7CL-48
145
NG
DSP6
NG: TxBusy! Can't continue
NG
DSP6, SIO
NG
DSP7
1: CPU Interface (Data bus) ---
NG! ICxxx(x) TxBusy Error
2: CPU Interface (Data bus) ---
NG: ICxxx(x) 0000 XXXX 0000 ---
A: SIO Connection
AutoNext OK!
A: SIO Connection
ok!
NG
DSP7, SIO, ATSC2
AutoNext
OkData
TxData
START
PAUSE
CLOSE
NGの場合の表示
NGの場合の表示
NG
PLLP2
NG: MCS Wxx:yy--> Rxx:yy
:
:
NG
Master Adres, Data BUS
AutoNext
OkData
TxData
START
PAUSE
CLOSE
NGの場合の表示
NGの場合の表示説明
NG: MCS Wxx:yy--> Rxx:yy
NGとなったregister No.
Write Data Read Data
1-7 DSP6 test
1-8 DSP7 test
内容
各DSP6, DSP7のRegisterをWrite/ReadしてData-
BUS, AddressBUSの良否を判定します。
各DSP6, DSP7のDRAM, SDRAMにRegister経由で
Write/Readして比較判定します。
各DSP間のSIO結線を信号の送受信で判定します。
DSP6のテスト項目と実行中の表示(右のWindow内)
1:
CPU Interface (Data bus) ...
OK
2:
CPU Interface (Data bus) ...
OK
3:
CPU Interface (Chip Select, TXB) ...
OK
4:
CPU Interface (Address bus) ...
OK
5:
CPU Interface (BUS W/R Reg.) ...
OK
6:
DRAM Interface (Data Bus) ...
OK
7:
DRAM Interface (Address Bus) ...
OK
8:
DRAM Interface (Address Bus & MPR)...
OK
9:
SIO Connection ... OK
DSP6
→
DSP6のSIO test
A:
PIO Connection ...OK
DSP6
→
DSP6のSIO test
DSP7のテスト項目と実行中の表示(右のWindow 内)
1:
CPU Interface (Data Bus) ...
OK
2:
CPU Interface (Chip Select) ...
OK
3:
CPU Interface (Address Bus) ...
OK
4:
E-RAM Interface (Data Bus) ...
OK
5:
E-RAM Interface (Address Bus) ...
OK
6:
SIO Connection (DSP7
→
DSP6) ...
OK
7:
SIO Connection (DSP6
→
DSP7) ...
OK
8:
SIO Connection (DSP7
→
DSP7) ...
OK
9:
SIO Connection (ATSC
→
DSP7) ...
OK
A:
SIO Connection (DSP7
→
ATSC) ...
OK
DSP6,DSP7共通、
NG の場合の表示説明
1)
CPU Interface (Data Bus)
NG:ICxxx(1) 0000 0000 XXXX 0000 0000 0000 0000 X00X
MSB
LSB
IC番号
DSP番号
X=不良のビット
32/24/16/8bitの表示有
2)
SIO Connection (DSP7
→
DSP6) ...
NG: 1 ICxxx(1)[Soxx]
→
ICxxx(1)[Sixx]
1-6 PLLP2 test
内容
PLLP2のRegister(00,0f,10,16)をWrite/Readして
DataBUS, AddressBUSの良否を判定します。
A0..A4 とD0..D15をチェックします。
実行画面例
OK
E-Bus Host Controller
NG: E-BUS
OK
E-Bus Address, Data BUS
AutoNext
OkData
TxData
START
PAUSE
CLOSE
NGの場合の表示
NGの場合の表示説明
NG: E-BUS
E-BUS Host ControllerへのAccess NGの場合に表示
1-5 E-BUS HOST test
内容
E-BUS Host ControllerのRegisterをWrite/Readして
DataBUS, AddressBUSの良否を判定します。
実行画面例
実行画面例
Summary of Contents for M7CL-32
Page 4: ...M7CL 32 M7CL 48 4 M7CL 48 M7CL 32 MBM7CL Option ...
Page 75: ...75 M7CL 32 M7CL 48 D D Pattern side パターン側 DSP32 2NA WD86750 1 DSP48 2NA WE06200 1 1 1 ...
Page 84: ...84 M7CL 32 M7CL 48 DCMS Circuit Board 2NA WD86830 1 3 F F ...
Page 85: ...85 M7CL 32 M7CL 48 F F Pattern side パターン側 2NA WD86830 1 3 ...
Page 87: ...87 M7CL 32 M7CL 48 G G ch 4 ch 5 ch 6 ch 7 ch 8 2NA WD86660 3 Component side 部品側 ...
Page 94: ...94 M7CL 32 M7CL 48 J J PNMS8 Circuit Board 2NA WE24260 1 M7CL 32 2NA WE06230 1 M7CL 48 3 2 ...
Page 95: ...95 M7CL 32 M7CL 48 J J Pattern side パターン側 2NA WE24260 1 M7CL 32 2NA WE06230 1 M7CL 48 3 2 ...
Page 101: ...101 M7CL 32 M7CL 48 2NA WD86630 1 2 Pattern side パターン側 PNIN Circuit Board ...
Page 104: ...104 M7CL 32 M7CL 48 L L 2NA WD86640 1 3 HAAD Circuit Board ...
Page 105: ...105 M7CL 32 M7CL 48 L L 2NA WD86640 1 3 Pattern side パターン側 ...
Page 107: ...107 M7CL 32 M7CL 48 2NA WD86650 1 1 Pattern side パターン側 DCIN Circuit Board ...
Page 109: ...109 M7CL 32 M7CL 48 2NA WD86770 1 1 Pattern side パターン側 DA Circuit Board ...
Page 111: ...111 M7CL 32 M7CL 48 JK Circuit Board 2NA WD86780 1 Pattern side パターン側 ...
Page 113: ...113 M7CL 32 M7CL 48 Pattern side パターン側 OPT Circuit Board 2NA WD86820 1 ...