MT4299E Rev.1
15/10/2019
Pagina 9 di 55
2.3)
Circuit layout
1
2
3
4
+ -
A
B
C
o
n
n
e
c
ti
o
n
s
t
e
rm
in
a
l
b
lo
c
k
M
o
rs
e
tt
ie
ra
c
o
lle
g
a
m
e
n
to
S
c
h
e
d
a
e
le
tt
ro
n
ic
a
ri
le
v
a
to
re
D
e
te
c
to
r
e
le
c
tr
o
n
ic
b
o
a
rd
S
e
n
s
o
r
H
e
a
d
2
c
o
n
n
e
c
ti
o
n
(E
.C
.
E
le
c
tr
.
C
e
ll
o
r
C
a
t
s
e
n
s
o
r)
T
e
s
ta
s
e
n
s
o
re
2
(E
.C
.
C
e
lla
E
le
tt
ro
c
h
im
ic
a
o
s
e
n
s
o
re
c
a
ta
lit
ic
o
)
J
p
1
0
R
s
4
8
5
E
n
d
o
f
L
in
e
1
2
0
O
h
m
re
s
is
to
r
C
lo
se
d
:
re
s
is
to
r
O
p
e
n
:
n
o
re
s
is
to
r
J
p
1
0
re
s
is
te
n
z
a
fi
n
e
lin
e
a
R
s4
8
5
(1
2
0
O
h
m
)
C
lo
se
d
:
re
s
is
te
n
z
a
in
s
.
O
p
e
n
:
n
o
re
s
is
te
n
z
a
S
e
n
s
o
r
H
e
a
d
1
c
o
n
n
e
c
tio
n
(E
.C
.
E
le
c
tr
.
C
e
ll)
Te
s
ta
se
n
so
re
1
(E
.C
.
C
e
lla
E
le
tt
ro
c
h
im
ic
a
)
Jp
8
se
le
z
io
n
e
b
a
u
d
ra
te
R
s
4
85
c
o
m
m
A
P
E
R
T
O
:9
6
0
0
B
p
s
/
:
11
5
0
0
0
B
p
s
Jp
8
R
s4
8
5
b
au
d
ra
te
s
e
le
ct
io
n
O
P
E
N
:9
6
0
0
B
ps
/
C
L
O
S
E
D
:
11
5
0
0
0
B
p
s
J
p
7
c
o
n
n
e
c
ti
o
n
o
f
h
a
n
d
h
e
ld
c
a
lib
ra
ti
o
n
k
e
y
p
a
d
J
p
7
c
o
lle
g
a
m
e
n
to
ta
s
ti
e
ra
c
a
lib
ra
z
io
n
e
D
l2
L
e
d
G
re
e
n
:
d
e
te
c
to
r
a
c
ti
vi
ty
.
R
e
p
e
a
t
th
e
va
ri
o
u
s
d
e
te
c
to
r
s
ta
tu
s
L
e
d
V
e
rd
e
D
l1
:
a
tt
iv
ità
d
is
p
o
si
ti
vo
.
R
ip
e
te
i
d
iv
e
rs
i
s
ta
ti
d
e
l
ri
le
va
to
re
D
l3
L
e
d
R
e
d
:
R
s4
8
5
m
on
ito
r
L
it
in
co
m
m
u
n
ic
a
ti
o
n
L
e
d
R
o
ss
o
D
l3
:
m
o
n
it
o
r
R
s
4
8
5
.
A
c
ce
s
s
o
in
c
o
m
u
n
ic
a
zi
o
n
e
D
l2
Le
d
R
e
d
:
R
s4
8
5
W
a
tc
h
d
o
g
m
on
it
o
r.
S
e
ri
o
u
s
p
ro
b
le
m
Le
d
O
N
L
e
d
R
o
ss
o
D
l2
:
m
o
n
it
o
r
W
a
tc
h
d
o
g
L
e
d
O
N
g
u
a
s
to
d
is
p
o
si
tiv
o
C
H
IU
S
O