
105
DVDR75
RESETN_VE...................... Reset do sistema de Video Encoder
ROMH_CEN ...................... Chip enable Flash 2
ROML_CEN........................ Chip enable Flash1
RSTN_BE .......................... Controle de reset Reset do mecanismo
básico
RSTN_DVIO....................... Controle de Reset do DVIO
RTS1P................................. Pronto para enviar dados para a interface
serial de serviço
RX1P................................... Recebe dados da interface serial de
serviço
SCL .................................... Clock do barramento I2C
SD_CASN .......................... Saída Strobe de endereços de coluna da
SDRAM (ativado em nível baixo)
SD_CLK ............................. Saída de clock da SDRAM
SD_CLKE........................... Saída de habilitação de clock da SDRAM
SD_CSN............................. SDRAM
SD_DQM(1:0)..................... Saída de habilitação de máscara de dados
da
SDRAM
SD_RASN .......................... Saída Strobe de endereços de linha da
SDRAM
SD_WEN............................ Saída de habilitação de escrita da SDRAM
SDA.................................... Barramento de dados I2C SEL_ACLK1
Seleção do clock de áudio (reprodução)
SM_CS3N .......................... Chip select SRAM
SM_LBN............................. Banco inferior SRAM
SM_OEN ........................... Habilitação de saída SRAM
SM_UBN ............................ Banco superior SRAM
SM_WEN............................ Habilitação de escrita SRAM
SMA (17:0) ......................... Sáida de endereços SRAM
SMD (15:0)SRAM............... Entrada/Saída de dados
SYSCLK_EMPRESS.......... Clock do sistema EMPRESS
SYSCLK_PROGSCAN....... Clock do sistema Progressive Scan
SYSCLK_VSM_5508.......... Clock do sistema VSM e Host decoder
TX1P .................................. Transmissão de dados da interface serial
de
serviço
U_IN ................................... Entrada de Video U
U_IN_VIP ........................... Entrada de vídeo U para processador de
vídeo
V_IN ................................... Entrada de vídeo Video V
V_IN_VIP............................ Entrada de vídeo V para processador de
vídeo
VCC3_CLK_BUF................ Alimentação 3V3 do buffer de clock
VCC3_VSM........................ Alimentação 3V3 do gerenciador de fl uxo
versátil
VCC3_VSM_MEM.............. Alimentação 3V3 da memória do
gerenciador de fl uxo versátil
VCC5_4046........................ Alimentação 5V para IC PLL
VDD_125............................ Alimentação 5V para buffer 7202
VDD_CORE ....................... Alimentação para Sti5508 25V
VDD_EMP........................... Empress alimentação 33V
VDD_EMP_CORE.............. Empress Core alimentação 25V
VDD_FLASH_H................. Alimentação para Flash 7301
VDD_FLASH_L .................. Alimentação para Flash 7302
VDD_LVC32....................... Alimentação LVC32
VDD_PCM.......................... Alimentação do decoder de áudio do
Sti5508
VDD_PLL ........................... Alimentação do PLL do decoder de áudio
do
Sti5508
VDD_RGB.......................... Alimentação do encoder de vídeo do
Sti5508
VDD_STI ........................... Alimentação do Sti5508
VDD_YCC ......................... Alimentação do encoder de vídeo do
Sti5508
VDD5_MK2703 .................. Alimentação do MK2703
VDD5_OSC........................ Alimentação do Oscilador
VDDA1A_7118................... Alimentação para entrada analógica do VIP
VDDA2A_7118................... Alimentação para entrada analógica do VIP
VDDA3A_7118.................... Alimentação para entrada analógica do VIP
VDDA4A_7118.................... Alimentação para entrada analógica do VIP
VDDE_7118 ....................... Alimentação digital para células
periféricas do VIP
VDDI_7118......................... Alimentação digital do núcleo do VIP
VDDX_7118 ....................... Alimentação do cristal oscilador do VIP
VE_DATA(7:0).................... Barramento de dados do encoder de vídeo
VE_DSN............................. Strobe de dados do encoder de vídeo
VE_DTACKN...................... Permissão de transferência de dados para
o encoder de vídeo
VIP_ERROR....................... Erro do processador de vídeo de entrada
VIP_FB............................... Apagamento rápido do processador de
vídeo de entrada
VIP_FID_FF ...................... Identifi cador fl ip fl op do processador de
vídeo de entrada
VIP_HS............................... Sincronismo horizontal do processador de
vídeo de entrada
VIP_ICLK ........................... Clock de entrada do processador de vídeo
de
entrada
VIP_IDQ.............................. Saída de dados do processador de vídeo
de
entrada
VIP_IGP1 ........................... Entrada de propósito geral do processador
de vídeo de entrada
VIP_INT ............................. Interrupção do processador de vídeo de
entrada
VIP_RTS1 .......................... Pronto para enviar do processador de
vídeo de entrada
VIP_VS .............................. Sincronismo Vertical do processador de
vídeo de entrada
VIP_YUV(7:0) .................... Vídeo Digital do processador de vídeo de
entrada (CCIR 656)
VS_IN.................................. Entrada de sincronismo vertical
VSM_M_A(13:0)................. Barramento de endereços do Gerenciador
de fl uxo versátil da SDRAM
VSM_M_CASN .................. Strobe de endereço de coluna do
Gerenciador de fl uxo versátil da SDRAM
VSM_M_CLKEN ................ Habilitação de clock do Gerenciador de
fl uxo versátil da SDRAM
VSM_M_CLKOUT............... Saída de clock do Gerenciador de fl uxo
versátil da SDRAM
VSM_M_D(15:0) ................ Barramento de dados do Gerenciador de
fl uxo versátil da SDRAM
VSM_M_LDQM................... Habilitação de máscara de dados Inferior
do Gerenciador de fl uxo versátil da SDRAM
VSM_M_RASN .................. Strobe de endereços de linha do
Gerenciador de fl uxo versátil da SDRAM
VSM_M_UDQM ................. Habilitação de máscara de dados superior
do Gerenciador de fl uxo versátil da SDRAM
VSM_M_WEN..................... Habilitação de escrita do Gerenciador de
fl uxo versátil da SDRAM
VSM_UART1_CTSN.......... Gerenciador de fl uxo versátil UART1
limpo para enviar para painel analógico
(UART1 é uma passagem para o Painel
Analógico)
VSM_UART1_RTSN.......... Gerenciador de fl uxo versátil UART2
limpo para enviar para painel DVIO (UART1 é
uma passagem para o Painel DVIO)
VSM_UART1_RX .............. Gerenciador de fl uxo versátil UART1
pronto para enviar para painel analógico
VSM_UART1_TX................ Gerenciador de fl uxo versátil UART2
pronto para enviar para painel DVIO
VSM_UART2_CTSN.......... Gerenciador de fl uxo versátil UART1
pronto para enviar para painel analógico
VSM_UART2_RTSN........... Gerenciador de fl uxo versátil UART2
pronto para enviar para painel DVIO
VSM_UART2_RX .............. Gerenciador de fl uxo versátil UART1
pronto para enviar para painel analógico
VSM_UART2_TX................ Gerenciador de fl uxo versátil UART2
pronto para enviar para painel DVIO
VSOUT................................ Saída de sincronismo Vertical
WE ..................................... Habilitação de escrita
Y_IN ................................... Entrada de Luminância do Painel
Analógico
Y_OUT................................ Saída de Luminância do Host Decoder
Y_OUT_B........................... Saída de luminância Filtrada
YY_OUT(9:0) ..................... Saída de luminância do FLI
Painel Digital Chrysalis
ADC ................................... Conversor Analógico para Digital
DAC ................................... Conversor Digital para Analógico
DENC.................................. Enconder Digital (Video) (Video DAC)
DV....................................... Digital Video (Camcorder)
EF ...................................... Seguidor de emissor
OSD ................................... On-Screen Display
VIP ..................................... Processador de entrada de vídeo (Video ADC)
2Fh..................................... Progressive scan video
2V5..................................... Alimentação +2V5 para Link + Codec
IC7431
3V3..................................... Alimentação +3V3
3V3_A ................................ Alimentação +3V3 para PHY IC7400
3V3_D................................. Alimentação +3V3 Digital para PHY
IC7400
3V3_DLY............................. Alimentação +3V3 para IC7500
Summary of Contents for VideoPlus DVDR75
Page 6: ...6 DVDR75 ANOTAÇÕES ...
Page 60: ...60 DVDR75 ANOTAÇÕES ...
Page 73: ...73 DVDR75 Layouts Painel Display Parte 1 Vista Inferior TR 06006a_001 240203 ...
Page 74: ...74 DVDR75 Layouts Painel Display Parte 2 Vista Inferior TR 06006b_001 240203 ...
Page 83: ...83 DVDR75 Layout Painel Analógico Vista Superior TR 06010_001 030203 ...
Page 85: ...85 DVDR75 Layout Painel Analógico Vista Inferior Parte 1 TR 06011a_001 170203 ...
Page 86: ...86 DVDR75 Layout Painel Analógico Vista Inferior Parte 2 TR 06011b_001 170203 ...
Page 89: ...89 DVDR75 Layout Sub Painel UP Vista Superior TR 06012_001 040203 ...
Page 92: ...92 DVDR75 Layout Painel Extensão In Out TR 06037_001 060203 ...
Page 101: ...101 DVDR75 9 3 6 Roteamento de Vídeo Figura 9 1 Video IO Europa ...
Page 107: ...107 DVDR75 10 Vistas Explodidas 10 1 Vista Explodida do Conjunto Figura 10 1 ...
Page 108: ...108 DVDR75 10 1 Vista Explodida do Painel Frontal Completo Figura 10 2 ...
Page 109: ...109 DVDR75 10 1 Vista Explodida do Painel Frontal sem os Paineis Impressos Figura 10 3 ...