A
A
B
B
C
C
D
D
E
E
4
4
3
3
2
2
1
1
NEAR 8555
NEAR 8555
NEAR DRAM
NEAR DRAM
AVDD12_MEMPLL
DDR_VREF
A_WE#
A_RRESET#
A_CKE
A_DQS2
A_DQS1
A_DQS0
A_DQM0
A_DQM1
A_DQM2
A_DQ17
A_DQ19
A_DQ18
A_DQ16
A_DQ1
A_DQ3
A_DQ5
A_DQ2
A_DQ6
A_DQ4
A_DQ7
A_DQ9
A_DQ11
A_DQ12
A_DQ13
A_DQ14
A_DQ15
A_DQ8
A_DQ10
A_DQ0
A_DQ21
A_DQ22
A_DQ20
A_DQ23
A_DQ25
A_DQ27
A_DQ28
A_DQ29
A_DQ30
A_DQ31
A_DQ24
A_DQ26
A_DQM3
A_DQ6
A_DQ17
A_DQM1
A_DQ4
A_DQ11
A_DQ30
A_BA2
A_BA0
A_BA1
A_DQ9
A_DQM2
A_DQ18
A_DQ31
A_DQS1#
A_DQS1
D_CLK0
A_DQ15
A_CLK0
A_CLK0#
DDR_VREF
A_DQ14
A_DQM0
A_DQ25
A_DQ29
A_DQ7
A_RA5
A_RA4
A_RA2
A_RA3
A_RA10
A_RA6
A_RA1
A_RA11
A_RA7
A_RA9
A_RA13
A_RA8
A_RA0
A_DQS2#
A_DQS2
D_CLK0
D_CLK1
A_CLK1
A_CLK1#
D_CLK1#
DDR_VREF
A_DQ5
A_DQS0#
A_DQS0
D_CLK0#
D_CLK1
D_CLK1#
A_DQ10
A_DQ27
A_DQ26
A_DQ0
A_DQ1
A_CKE
A_WE#
A_RAS#
A_ODT
A_CAS#
A_CS#
A_DQ3
A_DQ8
D_CLK0#
A_DQ21
A_DQ20
A_DQ22
A_DQ23
A_DQ16
A_DQ2
A_DQ13
A_RRESET#
A_DQ19
A_DQS3#
A_DQS3
A_DQ24
A_DQ28
A_DQ12
AVDD12_MEMPLL
TP_MEMPLL
TN_MEMPLL
A_WE#_2R
A_BA2_2R
A_RA0_2R
A_RA2_2R
A_RA5_2R
A_RA3_2R
A_BA0_2R
A_CS#_2R
A_CAS#_2R
A_ODT_2R
A_RAS#_2R
A_RA7_2R
A_RA9_2R
A_RRESET#_2R
A_RA13_2R
A_RA10_2R
A_CKE_2R
A_RA12_2R
A_BA1_2R
A_RA1_2R
A_RA4_2R
A_RA6_2R
A_RA11_2R
A_RA8_2R
A_WE#
A_BA2
A_RA0
A_RA2
A_WE#_2R
A_BA2_2R
A_RA0_2R
A_RA2_2R
A_RA5
A_RA3
A_BA0
A_CS#
A_RA5_2R
A_RA3_2R
A_BA0_2R
A_CS#_2R
A_CAS#
A_ODT
A_RAS#
A_CAS#_2R
A_ODT_2R
A_RAS#_2R
A_RA7
A_RA9
A_RRESET#
A_RA13
A_RA7_2R
A_RA9_2R
A_RRESET#_2R
A_RA13_2R
A_CKE
A_RA10
A_BA1
A_RA12
A_CKE_2R
A_RA10_2R
A_BA1_2R
A_RA12_2R
A_RA4
A_RA1
A_RA6
A_RA8
A_RA4_2R
A_RA1_2R
A_RA6_2R
A_RA8_2R
A_DQM3
A_DQS0#
A_DQS1#
A_DQS2#
A_DQS3
A_DQS3#
A_ODT
A_RAS#
A_CAS#
A_CS#
A_CLK0#
A_CLK1
A_CLK1#
A_CLK0
A_RA11
A_RA12
A_RA13
A_RA5
A_RA4
A_RA6
A_RA7
A_RA1
A_RA8
A_RA2
A_RA9
A_RA3
A_RA0
A_RA10
A_BA0
A_BA2
A_BA1
A_RA12
A_RA11_2R
A_RA11
A_DQS1#
A_DQS1
A_DQS0#
A_DQS0
A_DQS3#
A_DQS3
A_DQS2#
A_DQS2
1.5V
DDR_VREF
1.2V
1.5V
1.5V
1.5V
DDR_VREF
DDRIC_VREF
DDRIC_VREF
1.5V
1.5V
1.5V
1.5V
1.5V
DDR_VREF
C105
0.1uF/16V/X7R
C105
0.1uF/16V/X7R
C128
0.1uF/16V/X7R
C128
0.1uF/16V/X7R
RN103
0*4
RN103
0*4
1
2
3
4
6
5
8
7
C102
0.1uF/16V/Y5V
C102
0.1uF/16V/Y5V
C38
0.1uF/16V/X7R
C38
0.1uF/16V/X7R
TP107 TP
TP107 TP
R100
240
R100
240
C44
0.1uF/16V/X7R
C44
0.1uF/16V/X7R
C101
NC
C101
NC
U102
128Mx16 DDR3-1333 SDRM
U102
128Mx16 DDR3-1333 SDRM
VDD_0
B2
NC_0
J1
VSS_0
A9
VSSQ_0
B1
UDQS#
B7
VDDQ_0
A1
DQ14
B8
VSSQ_1
B9
UDM
D3
UDQS
C7
VSSQ_2
D1
DQ15
A3
VDDQ_1
A8
DQ9
C3
VDDQ_2
C1
VDDQ_3
C9
DQ8
D7
VDDQ_4
D2
DQ12
A7
VSSQ_3
D8
DQ11
C2
DQ10
C8
VSSQ_4
E2
DQ13
A2
VDD_1
D9
NC_1
J9
VSS_1
B3
VSSQ_5
E8
LDQS#
G3
VDDQ_5
E9
DQ6
G2
VSSQ_6
F9
LDM
E7
LDQS
F3
VSSQ_7
G1
DQ7
H7
VDDQ_6
F1
DQ1
F7
VDDQ_7
H2
DQ0
E3
VDDQ_8
H9
DQ4
H3
VSSQ_8
G9
DQ3
F8
DQ2
F2
BA2
M3
DQ5
H8
VDD_5
N1
VREFDQ
H1
VSS_2
E1
VSS_5
J8
CK
J7
VDD_2
G7
CKE
K9
WE#
L3
RAS#
J3
CK#
K7
ODT
K1
RESET#
T2
BA0
M2
BA1
N8
CAS#
K3
CS#
L2
A10/AP
L7
A1
P7
A2
P3
A0
N3
VDD_3
K2
VSS_3
G8
A3
N2
A5
P2
A6
R8
A4
P8
A7
R2
A9
R3
A11
R7
A8
T8
VSS_4
J2
VDD_4
K8
A12/BC#
N7
NC_3
L9
ZQ
L8
NC_2
L1
VREFCA
M8
NC_4
M7
A13
T3
NC_6
T7
VSS_6
M1
VSS_7
M9
VSS_8
P1
VSS_9
P9
VSS_10
T1
VSS_11
T9
VDD_6
N9
VDD_7
R1
VDD_8
R9
C57
0.1uF/16V/X7R
C57
0.1uF/16V/X7R
TP108 TP
TP108 TP
C134
0.1uF/25V/Y5V
C134
0.1uF/25V/Y5V
RN100
0*4
RN100
0*4
1
2
3
4
6
5
8
7
C126
0.1uF/16V/X7R
C126
0.1uF/16V/X7R
C135
0.1uF/25V/Y5V
C135
0.1uF/25V/Y5V
C127
0.1uF/16V/X7R
C127
0.1uF/16V/X7R
C123
0.1uF/16V/X7R
C123
0.1uF/16V/X7R
TP109 TP
TP109 TP
R108
0
R108
0
C121
0.1uF/16V/X7R
C121
0.1uF/16V/X7R
C111
0.1uF/16V/X7R
C111
0.1uF/16V/X7R
C133
0.1uF/16V/X7R
C133
0.1uF/16V/X7R
R105
100/1%
R105
100/1%
RN102
0*4
RN102
0*4
1
2
3
4
6
5
8
7
TP101
TP101
U7A
MT8555_0825_A
U7A
MT8555_0825_A
DVCC18_IO_1
AA25
DVCC18_IO_1
AE10
DVCC18_IO_1
AF14
DVCC18_IO_1
AE17
DVCC18_IO_1
AF20
DVCC18_IO_1
AG26
DVCC18_IO_1
P26
DVCC18_IO_1
V26
DVCC18_IO_1
R25
AVDD12_MEMPLL
AE23
AVSS12_MEMPLL
AD23
TP_MEMPLL
AE24
TN_MEMPLL
AF24
DGND
AA26
DGND
AA12
DGND
L11
DGND
M10
DGND
K10
DGND
N11
DGND
P10
DGND
L13
DGND
R11
DGND
L15
DGND
T10
DGND
U11
DGND
M12
DGND
M13
DGND
M14
DGND
M15
DGND
M17
DGND
AA14
DGND
V10
DGND
N12
DGND
N13
DGND
N14
DGND
N15
DGND
N16
DGND
W11
DGND
P12
DGND
P13
DGND
P14
DGND
P15
DGND
P17
DGND
K12
DGND
R12
DGND
R13
DGND
R14
DGND
R15
DGND
R16
DGND
AA16
DGND
T13
DGND
T15
DGND
T17
DGND
T12
DGND
V12
DGND
U12
DGND
U14
DGND
U16
DGND
U13
DGND
W13
DGND
K14
DGND
T14
DGND
V14
DGND
U15
DGND
W15
DGND
K16
DGND
M16
DGND
P16
DGND
T16
DGND
V16
DGND
L17
DGND
N17
DGND
R17
DGND
U17
DGND
W17
DGND
AF10
DGND
K18
DGND
M18
DGND
P18
DGND
T18
DGND
V18
DGND
L19
DGND
N19
DGND
R19
DGND
U19
DGND
AE20
DGND
V25
DGND
AF17
DGND
AE14
RDQ0
AG17
RDQ1
AF18
RDQ2
AE18
RDQ3
AF19
RDQ4
AC22
RDQ5
AF23
RDQ6
AF22
RDQ7
AG22
RDQ8
AH19
RDQ9
AG19
RDQ10
AC20
RDQ11
AD20
RDQ12
AE22
RDQ13
AH22
RDQ14
AD22
RDQ15
AF21
RDQ16
AG7
RDQ17
AH7
RDQ18
AH8
RDQ19
AG8
RDQ20
AF12
RDQ21
AE12
RDQ22
AC12
RDQ23
AD12
RDQ24
AE8
RDQ25
AF8
RDQ26
AE9
RDQ27
AF9
RDQ28
AH11
RDQ29
AG11
RDQ30
AF11
RDQ31
AE11
RDQM0
AE21
RDQM1
AD21
RDQM2
AD10
RDQM3
AD9
RDQS0
AG20
RDQS0_
AH20
RDQS1
AH21
RDQS1_
AG21
RDQS2
AG9
RDQS2_
AH9
RDQS3
AH10
RDQS3_
AG10
RODT
AC14
RCAS_
AD14
RRAS_
AC13
RCS_
AE15
RWE_
AE13
RCKE
AG16
RRESET
AC16
RBA0
AG14
RBA1
AD19
RBA2
AC15
RA0
AD13
RA1
AE19
RA2
AF16
RA3
AH14
RA4
AD18
RA5
AD15
RA6
AC17
RA7
AE16
RA8
AH16
RA9
AF15
RA10
AH17
RA11
AD17
RA12
AC18
RA13
AD16
RCLK0
AG24
RCLK0_
AH24
RCLK1
AG13
RCLK1_
AH13
RVREF_2
AA20
RVREF_1
AB12
DVCC18_IO_1
AF13
DGND
N25
DGND
AF26
DGND
R26
DGND
M11
DVCC18_IO_1
V21
DVCC18_IO_1
T21
DVCC18_IO_1
AA13
DVCC18_IO_1
AA15
DVCC18_IO_1
AA19
DVCC18_IO_1
AA11
DVCC18_IO_1
Y20
DVCC18_IO_1
AA17
DVCC18_IO_1
P21
DGND
W9
DGND
U9
DVCC18_IO_1
M21
DGND
AB11
DGND
W19
DGND
U21
DGND
N21
DGND
R21
DGND
W21
DGND
L21
DGND
N9
DGND
AA18
C117
0.1uF/16V/X7R
C117
0.1uF/16V/X7R
TP105 TP
TP105 TP
C104
0.1uF/25V/Y5V
C104
0.1uF/25V/Y5V
U101
128Mx16 DDR3-1333 SDRM
U101
128Mx16 DDR3-1333 SDRM
VDD_0
B2
NC_0
J1
VSS_0
A9
VSSQ_0
B1
UDQS#
B7
VDDQ_0
A1
DQ14
B8
VSSQ_1
B9
UDM
D3
UDQS
C7
VSSQ_2
D1
DQ15
A3
VDDQ_1
A8
DQ9
C3
VDDQ_2
C1
VDDQ_3
C9
DQ8
D7
VDDQ_4
D2
DQ12
A7
VSSQ_3
D8
DQ11
C2
DQ10
C8
VSSQ_4
E2
DQ13
A2
VDD_1
D9
NC_1
J9
VSS_1
B3
VSSQ_5
E8
LDQS#
G3
VDDQ_5
E9
DQ6
G2
VSSQ_6
F9
LDM
E7
LDQS
F3
VSSQ_7
G1
DQ7
H7
VDDQ_6
F1
DQ1
F7
VDDQ_7
H2
DQ0
E3
VDDQ_8
H9
DQ4
H3
VSSQ_8
G9
DQ3
F8
DQ2
F2
BA2
M3
DQ5
H8
VDD_5
N1
VREFDQ
H1
VSS_2
E1
VSS_5
J8
CK
J7
VDD_2
G7
CKE
K9
WE#
L3
RAS#
J3
CK#
K7
ODT
K1
RESET#
T2
BA0
M2
BA1
N8
CAS#
K3
CS#
L2
A10/AP
L7
A1
P7
A2
P3
A0
N3
VDD_3
K2
VSS_3
G8
A3
N2
A5
P2
A6
R8
A4
P8
A7
R2
A9
R3
A11
R7
A8
T8
VSS_4
J2
VDD_4
K8
A12/BC#
N7
NC_3
L9
ZQ
L8
NC_2
L1
VREFCA
M8
NC_4
M7
A13
T3
NC_6
T7
VSS_6
M1
VSS_7
M9
VSS_8
P1
VSS_9
P9
VSS_10
T1
VSS_11
T9
VDD_6
N9
VDD_7
R1
VDD_8
R9
C100
0.1uF/16V/X7R
C100
0.1uF/16V/X7R
C114
0.1uF/16V/X7R
C114
0.1uF/16V/X7R
C119
0.1uF/16V/X7R
C119
0.1uF/16V/X7R
C116
0.1uF/16V/X7R
C116
0.1uF/16V/X7R
R102
240
R102
240
C131
0.1uF/25V/Y5V
C131
0.1uF/25V/Y5V
TP104 TP
TP104 TP
R109
100
R109
100
C110
0.1uF/16V/X7R
C110
0.1uF/16V/X7R
TP100
TP100
C108
0.1uF/16V/X7R
C108
0.1uF/16V/X7R
RN105
0*4
RN105
0*4
1
2
3
4
6
5
8
7
C132
0.1uF/16V/X7R
C132
0.1uF/16V/X7R
TP103 TP
TP103 TP
R101
0
R101
0
R104
0
R104
0
C62
0.1uF/25V/Y5V
C62
0.1uF/25V/Y5V
R103
0
R103
0
RN101
0*4
RN101
0*4
1
2
3
4
6
5
8
7
TP102 TP
TP102 TP
C122
0.1uF/16V/X7R
C122
0.1uF/16V/X7R
C109
0.1uF/16V/X7R
C109
0.1uF/16V/X7R
R114
0
R114
0
C35
0.1uF/25V/Y5V
C35
0.1uF/25V/Y5V
C120
0.1uF/16V/X7R
C120
0.1uF/16V/X7R
R110
100
R110
100
R107
0
R107
0
C63
0.1uF/25V/Y5V
C63
0.1uF/25V/Y5V
C39
0.1uF/16V/X7R
C39
0.1uF/16V/X7R
C115
0.1uF/16V/X7R
C115
0.1uF/16V/X7R
RN104
0*4
RN104
0*4
1
2
3
4
6
5
8
7
C118
0.1uF/16V/X7R
C118
0.1uF/16V/X7R
C113
0.1uF/16V/X7R
C113
0.1uF/16V/X7R
R40
0
R40
0
R34
100/1%
R34
100/1%
TP106 TP
TP106 TP
C125
0.1uF/16V/X7R
C125
0.1uF/16V/X7R
7-7
7-7
Main Board Circuit Diagram
for HTS3563/51/98
: MT8555 - DDR Part1
Summary of Contents for HTS3563
Page 18: ...MUSIC iLINK 2 1 3 DCK306x DOCK for iPod 1 2 3 3 5MM STEREO 2 9 ...
Page 19: ...1 LAN LAN 1 2 3 2 10 ...
Page 55: ...7 18 7 18 Front Control Board Print layout Bottom Side ...
Page 56: ...7 19 7 19 Power Supply Print layout Bottom Side ...
Page 57: ...7 20 7 20 Amplifier Board Print layout Top Side ...
Page 58: ...7 21 7 21 Amplifier Board Print layout Bottom Side ...
Page 59: ...7 22 7 22 Main Board Print layout Top Side ...
Page 60: ...7 23 7 23 Main Board Print layout Bottom Side ...