Circuit Diagrams and PWB Layouts
EN 73
BP2.3U AA
7.
SSB: POD: Buffering
G3
1
2
3EN2
3EN1
G3
1
2
3EN2
3EN1
EN
C1
1D
EN
C1
1D
G3
1
2
3EN2
3EN1
3
4
5
B
C
D
E
F
A
F
2P31 A3
2P32 C3
2P33 E7
2P76 A7
2P77 C7
POD: BUFFERING
1
2
3
4
5
6
7
8
9
1
2
3P60-4 C3
3P61-1 B4
3P61-2 B3
6
7
8
9
A
B
C
D
E
3P78 A6
3P79 D8
7P31 B2
3P60-1 B4
3P60-2 C3
3P60-3 C4
FP31 A6
IP21 A6
IP22 C6
3P61-3 B4
3P61-4 B3
3P62-1 D3
3P62-2 D4
3P62-3 D3
3P62-4 D4
3P63-1 E4
3P63-2 E3
3P73 D7
3P76 A6
3P77 C6
7P32 D2
7P34 E6
7P76 A7
7P77 C7
9P79 C7
+3V3
FP31
IP21
270R
3P79
16
15
14
13
12
11
1
10
19
20
2
3
4
5
6
7
8
9
18
17
+3V3
74LVC245A
7P76
9P79
8
1
100n
2P33
3P63-1
47R
11
1
10
19
20
6
7
8
9
18
17
16
15
14
13
12
74LVC245A
2
3
4
5
7P34
100n
2P32
3P61-3
6
3
1K0
3P77
7
2
3P62-2
1
19
18
17
16
15
14
13
12
20
3
4
5
6
7
8
9
10
11
74LVC573APW
7P31
2
10K
3P78
3P62-4
5
4
47R
+3V3
180R
3P73
3P76
1K0
3P60-4
5
4
7
2
2P77
100n
3P61-2
5
4
8
1
3P61-4
47R
3P60-1
100n
2P76
+3V3
7
2
+3V3
3P63-2
3
3P62-3
6
12
11
1
10
19
20
+3V3
5
6
7
8
9
18
17
16
15
14
13
7P77
74LVC245A
2
3
4
8
1
3P62-1
20
11
1
19
18
17
16
15
14
13
12
2
3
4
5
6
7
8
9
10
74LVC573APW
7P32
1
3P61-1
47R
8
3P60-3
6
3
3P60-2
7
2
IP22
+3V3
XIO-A5
ADLE
ADOE
2P31
100n
DV1F-DATA2
DV1F-DATA3
DV1F-DATA4
DV1F-DATA5
DV1F-DATA6
DV1F-DATA7
DV1F-DATA9_SOP
DV1F-VALID
SEL-POD
DV1F-CLK
XIO-A12
XIO-A0_CLE
XIO-A1_ALE
XIO-A2
XIO-A3
XIO-A10
XIO-A11
XIO-A4
XIO-A8
XIO-A9
XIO-A7
XIO-A6
PCI-AD24
PCI-AD25
PCI-AD26
PCI-AD30
PCI-AD28
PCI-AD29
PCI-AD27
PCI-AD31
POD-DATA0
POD-DATA1
POD-DATA2
POD-DATA3
POD-DATA4
POD-DATA5
POD-DATA6
POD-DATA7
POD-SOP
POD-CLK
POD-VALID
SEL-POD
DV1F-DATA0
DV1F-DATA1
POD-D(7)
POD-D(6)
POD-D(5)
POD-D(4)
POD-D(3)
POD-D(2)
DATOE
DATDIR
POD-D(1)
POD-D(0)
ADOE
XIO-A13
POD-A(10)
POD-A(11)
POD-A(12)
POD-A(13)
POD-A(0)
POD-A(1)
POD-A(2)
POD-A(3)
POD-A(6)
POD-A(5)
POD-A(4)
POD-A(8)
POD-A(9)
POD-A(7)
ADLE
8204 000 8434.6
B10C
B10C
F_15400_049.eps
260405