– 11–6 –
D8
D6
D5
D2
D1
D1
2
D9
D7
D0
D4
D3
D1
1
D1
0
D1
4
D1
3
D1
5
AD
D
1
9
A
DD3
AD
D
2
1
AD
D
1
0
A
DD1
AD
D
1
8
A
DD4
AD
D
1
4
A
DD2
AD
D
1
6
AD
D
1
2
AD
D
2
0
AD
D
1
3
AD
D
1
1
A
DD5
AD
D
1
5
A
DD9
A
DD6
A
DD7
AD
D
1
7
A
DD8
D
[0..15]
AD
D
[1..22]
CE2
s
WP
-A
C
C
CI
O
s
CI
O
f
AD
D
2
2
D
[0..15]
SIM
_
IO
VM
E
M
VM
E
M
SI
M
V
C
C
VM
E
M
AD
D
[1..22]
RD
HWR
LW
R
WE
RO
M
C
S
RAM
C
S
NRES
E
T
SIM
_
C
L
K
SIM
_RES
E
T
GP
IO
1
0
C4
0
4
33
p
F
C4
0
1
0.1U
/0402C
U4
0
1
A
M
D
(
6
4+16PS)
NC0
F9
A15
D9
A14
F8
A13
E8
A12
D8
A11
C8
A10
F7
A9
E7
A8
C7
A7
C3
A6
D3
A5
E3
A4
F3
A3
D2
A2
E2
A1
F2
A0
G2
WE
C6
CE2s
D6
CEf
H2
UB
D4
DQ0
J3
DQ8
K3
DQ1
G4
CE1s
J2
LB
C4
DQ2
K4
RESET
D5
DQ3
H5
A19
D7
DQ9
H4
A18
E4
A17
F4
WP/ACC
C5
OE
H3
A16
G9
DQ4
H6
RY/BY
E5
DQ10
J4
DQ5
K7
CIOs
K6
SA
G8
CIOf
H9
A20
E6
DQ6
G7
VCCf
J5
DQ7
J8
VCCs
J6
DQ11
K5
VSS
G3
DQ12
J7
DQ13
H7
DQ14
K8
DQ15/A-1
H8
VSS
J9
A21
E9
R4
0
6
TBD
C4
0
5
2
2pF
TP
4
0
5
GND
1
R4
0
7
0R
/0402R
R4
0
4
1
5
0
R
/1%/0402
R4
0
1
0R
/8
P
4
R
1
2
3
4
5
6
7
8
R4
0
3
10K/04
02
R4
0
5
100K/
0402
TP
4
0
4
TP
_
S
IMIO
1
TP401
TP
_SIM
VCC
1
TP
4
0
3
TP
_
S
IMCLK
1
TP
4
0
2
TP_SIMRST
1
J
401
S
IM SOCKET
GND
6
VPP
4
I/O
2
CLK
1
RST
3
VCC
5
C
403
0.1U
/0402C
C4
0
2
TBD
1
1.6. Circuit Diagram of Memory & SIM