Appendix A. Connector Pin Assignments
Figure 36 (Page 2 of 3). System Memory Connector Pin Assignments
Pin
Signal
I/O
Pin
Signal
I/O
37
A8
I
121
A9
I
38
A10
I
122
A11
I
39
A12
I
123
A13
I
40
VDD
NA
124
VDD
NA
41
NC
NA
125
NC
NA
42
NC
NA
126
B0
O
43
GND
NA
127
GND
NA
44
OE1
I
128
NC
NA
45
RAS2
I
129
RAS3
I
46
CAS4
I
130
CAS6
I
47
CAS5
I
131
CAS7
I
48
WE1
I
132
PDE
I
49
VDD
NA
133
VDD
NA
50
NC
NA
134
NC
NA
51
NC
NA
135
NC
NA
52
MD8
I/O
136
MD40
I/O
53
MD9
I/O
137
MD41
I/O
54
GND
NA
138
GND
NA
55
MD10
I/O
139
MD42
I/O
56
MD11
I/O
140
MD43
I/O
57
MD12
I/O
141
MD44
I/O
58
MD13
I/O
142
MD45
I/O
59
VDD
NA
143
VDD
NA
60
MD14
I/O
144
MD46
I/O
61
NC
NA
145
NC
NA
62
DU
NA
146
NC
NA
63
NC
NA
147
NC
NA
64
NC
NA
148
GND
NA
65
MD15
I/O
149
MD47
I/O
66
PAR1
I/O
150
PAR5
I/O
67
MD24
I/O
151
MD56
I/O
68
GND
NA
152
GND
NA
69
MD25
I/O
153
MD57
I/O
70
MD26
I/O
154
MD58
I/O
71
MD27
I/O
155
MD59
I/O
72
MD28
I/O
156
MD60
I/O
73
VDD
NA
157
VDD
NA
74
MD29
I/O
158
MD61
I/O
75
MD30
I/O
159
MD62
I/O
76
MD31
I/O
160
MD63
I/O
77
PAR3
I/O
161
PAR7
I/O
78
GND
NA
162
GND
NA
79
PD1
O
163
PD2
O
Appendix A. Connector Pin Assignments
33