5
5
4
4
3
3
2
2
1
1
D
D
C
C
B
B
A
A
Projet / Project
Format
Référence / Reference
Rév.
Date:
Page
de / of
Dessinateur / Drawer
Schéma électronique / Schematic
Rév.
Date
Auteur
Historique / Background history
2, Chemin du Ruisseau BP 121
69136 Ecully
Tél : 04 72 18 08 40
Fax : 04 72 18 08 41
www.adeneo.adetelgroup.com
ADEC101389001
C02
1
21
Tuesday, May 20, 2008
O. Boitet
TITLE
CAP9-STK
C02 21/05/08
OBO
Création
A3
Projet / Project
Format
Référence / Reference
Rév.
Date:
Page
de / of
Dessinateur / Drawer
Schéma électronique / Schematic
Rév.
Date
Auteur
Historique / Background history
2, Chemin du Ruisseau BP 121
69136 Ecully
Tél : 04 72 18 08 40
Fax : 04 72 18 08 41
www.adeneo.adetelgroup.com
ADEC101389001
C02
1
21
Tuesday, May 20, 2008
O. Boitet
TITLE
CAP9-STK
C02 21/05/08
OBO
Création
A3
Projet / Project
Format
Référence / Reference
Rév.
Date:
Page
de / of
Dessinateur / Drawer
Schéma électronique / Schematic
Rév.
Date
Auteur
Historique / Background history
2, Chemin du Ruisseau BP 121
69136 Ecully
Tél : 04 72 18 08 40
Fax : 04 72 18 08 41
www.adeneo.adetelgroup.com
ADEC101389001
C02
1
21
Tuesday, May 20, 2008
O. Boitet
TITLE
CAP9-STK
C02 21/05/08
OBO
Création
A3
PAGE 01 : TITLE
PAGE 02 : TOP VIEW
PAGE 03 : BATTERY CHARGER & BACKUP
PAGE 04 : PMC AT73C224
PAGE 05 : POWER SWITCH & RESET
PAGE 06 : FPGA CORE SUPPLY
PAGE 07 : IO CONNECTORS & PROTO AREA
PAGE 08 : CAP9 POWER
PAGE 09 : EBI & PIO
PAGE 10 : SYSTEM USB CLOCK
PAGE 11 : FPGA POWER
PAGE 12 : FPGA IO BANK
PAGE 13 : FPGA CLOCK & CONFIG
PAGE 14 : DEBUG
PAGE 15 : ETHERNET SMSC
PAGE 16 : USB HOST & DEVICE
PAGE 17 : AUDIO
PAGE 18 : ANALOG
PAGE 19 : LCD & TSC
PAGE 20 : SDCARD
PAGE 21 : SDRAM, NAND & DATAFLASH