[V-U388USV]
12/18
C_DDR3_DQU[7]
C_MCLKZ
C_MCLK
C_MCLKE
C_DDR3_BA[1]
C_DDR3_BA[0]
C_WEZ
C_DDR3_DQU[6]
C_DDR3_DQU[5]
C_DDR3_DQU[4]
C_DDR3_DQU[3]
C_DDR3_DQU[2]
C_DDR3_DQU[1]
C_DDR3_DQU[0]
C_DDR3_DQL[7]
C_DDR3_DQL[6]
C_DDR3_DQL[5]
C_DDR3_DQL[4]
C_DDR3_DQL[3]
C_DDR3_DQL[2]
C_DDR3_DQL[1]
C_DDR3_DQL[0]
C_DDR3_DQSL
C_DDR3_DQSU
C_DDR3_A[10]
C_DDR3_A[9]
C_DDR3_A[8]
C_DDR3_A[7]
C_DDR3_A[6]
C_DDR3_A[5]
C_DDR3_A[4]
C_DDR3_A[3]
C_DDR3_A[2]
C_DDR3_A[1]
C_DDR3_A[0]
C_DDR3_DQMU
C_DDR3_DQML
C_RESET
C_RASZ
C_CASZ
[DDR-3 INTERFACE 3/3]
C_DDR3_A[12]
C_DDR3_A[11]
C_DDR3_DQSBU
C_DDR3_DQSBL
C_ODT
C_DDR3_BA[2]
C_DDR3_A[13]
FUNCTION
TITLE
F
D
SH.NO.
DESIGNED BY
8
7
6
5
4
3
2
1
B
PAGE NO.
REV.MARK
DRAWING.NO.
TOSHIBA CORPORATION
A
C
E
5T03655D
F
D
B
A
C
E
V46A00065300
IC100
MSD388USV-V6
G12
F15
D15
G14
E16
G11
A19
F11
F16
F13
F14
A18
A15
B16
B19
B18
C15
C17
B17
C18
B15
F12
D14
E11
C14
B12
B13
E12
E14
D12
A13
A20
B20
A14
B14
C19
C13
C20
E15
C12
E13
D11
G15
C16
A17
G13
G16
130
F_DDRC_ADR13
130
F_DDRC_ADR5
130
F_DDRC_ADR11
130 F_DDRC_ODT
130
F_DDRC_ADR1
130 F_DDRC_DQSBL
130
F_DDRC_ADR4
130
F_DDRC_ADR8
130
F_DDRC_ADR2
130 F_DDRC_RST
130 F_DDRC_DQSL
130
F_DDRC_CLKZ
130
F_DDRC_ADR6
130
F_DDRC_CLKE
130
F_DDRC_ADR3
130 F_DDRC_DQU7
130
F_DDRC_DQML
130
F_DDRC_WEZ
130 F_DDRC_DQU0
130 F_DDRC_DQU4
130 F_DDRC_DQL7
130
F_DDRC_BA2
130 F_DDRC_DQU2
130
F_DDRC_BA1
130 F_DDRC_DQL1
130 F_DDRC_DQU1
130
F_DDRC_RASZ
130 F_DDRC_DQU5
130 F_DDRC_DQSBU
130
F_DDRC_ADR9
130 F_DDRC_DQL0
130 F_DDRC_DQL4
130
F_DDRC_CASZ
130 F_DDRC_DQSU
130 F_DDRC_DQL3
130 F_DDRC_DQL2
130
F_DDRC_ADR12
130 F_DDRC_DQU6
130
F_DDRC_BA0
130
F_DDRC_CLK
130
F_DDRC_ADR10
130
F_DDRC_ADR7
130 F_DDRC_DQL5
130
F_DDRC_ADR0
130 F_DDRC_DQU3
130
F_DDRC_DQMU
130 F_DDRC_DQL6
2012.01.19
13:52
OSANAI
MAIN UNIT
MStar (DDR C)
112
13
MP
PE1063ZA