DMA Controller
12-52
At reset, each DMA-channel control register is set to 0. This makes the DMA
channels lower-priority than the CPU, sets up the source address and destination
address to be calculated through linear addressing, and configures the DMA
channel in the unified mode.
Figure 12–35. Memory-Mapped Locations for DMA Channels
ÁÁÁÁÁ
ÁÁÁÁÁ
Address
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
Register
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
808000h
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
DMA 0 global control
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
808004h
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
DMA 0 source address
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
808006h
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
DMA 0 destination address
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
808008h
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
DMA 0 transfer counter
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
808010h
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
DMA 1 global control†
Á
Á
ÁÁÁÁÁ
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
808014h
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
DMA 1 source address†
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
808016h
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
DMA 1 destination address†
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
808018h
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
DMA 1 transfer counter†
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
Á
Á
ÁÁÁÁÁ
ÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁ
Á
Á
† ’C32 only