DRM-6NX
45
N.C.
1
RY/BY
2
N.C.
3
A
7
A
0 –
A
16
4
A
6
5
A
5
6
A
4
7
A
3
8
A
2
9
A
1
10
A
0
11
CS
12
Vss
13
OE
14
DQ
0
15
DQ
8
16
DQ
1
17
DQ
9
18
DQ
2
19
DQ
10
20
DQ
3
21
DQ
11
DQ
0
– DQ
15
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
RESET
RY/BY
Buffer
RY/BY
Control
Circuit
Write Circuit
Chip Enable
Output Enable
Circuit
Erace
Circuit
Y Decoder
X Decoder
Address Latch
STB
STB
Write/Erace
Pulse Timer
Low Vcc Det.
Circuit
WE
A
8
A
9
A
10
A
11
A
12
Vss
A
13
A
14
A
15
A
16
BYTE
DQ
15
/A-
1
A-
1
DQ
7
DQ
14
DQ
6
DQ
13
DQ
5
DQ
12
DQ
4
Vcc
Vss
Vcc
WE
RESET
BYTE
CS
OE
Y Gate
Data Latch
Input/Output
Buffer
2,097,152
bits
Cell Matrix
14
14
3 – 11, 34 – 42
15 – 22, 24 – 31
12
44
33
43
2
7
PD6287B: (IC702: MAIN BOARD ASSY)
¶
Flash Memory
¶
The information shown in the list is basic information and may
not correspond exactly to that shown in the schematic diagrams.
7. GENERAL INFORMATION
7.1 IC
¶
Pin Assignment (Top View)
¶
Block Diagram