
95
DVDR75
9.1 Painel
Display
9.1.1 Microcontrolador
O elemento central da unidade de Controle do Display é o
microcontrolador TMP87CH74AF [7110]. O TMP87CH74AF é um
microcontrolador de 8 bits com ROM de 32kB e RAM de 1kB. Ele
utiliza alimentação de 5V e é responsável pelas seguintes funções:
– Interface com o Controlador-P Central.
– Análise da matriz de teclado.
– Decodifi cação dos comandos do controle remoto recebidos
pelo sensor infra-vermelho.
– Acionamento e controle do display.
– geração da tensão de aquecimento.
O ressonador de 8 MHz (Pos. 1111) gera o clock do sistema.
O reset é gerado pelo CC-P via sinal “POR_DC” onde o transistor
[7106] é usado como deslocador de nível de 3V3 para 5V.
9.1.2 Interface com o Controlador Central
µ
P
A comunicação ao microcontrolador principal (CC) no sub-painel
é feito via interface I2C, onde o TMP87CH74AF atua no modo
escravo.
Uma via adicional (linha “INT”) é usada para sinalizar ao
controlador central, que os dados estão prontos, ex. quando uma
tecla foi pressionada.
9.1.3 Análise da matriz de teclado
Existem 12 teclas diferentes no Painel Display. Uma rede
de resistores é usada para gerar um valor direto de tensão
dependendo da tecla pressionada. A análise é feita via resistores
3107 e 3102 nas portas analógico/digital (A/D) (7103 pinos 37 e
38).
9.1.4 Sensor IR e análise do sinal
O sensor IR [7107] contém um amplifi cador controlado
seletivamente assim como um Photo-diodo. O photo-diodo
converte a transmissão infra-vermelha recebida (aprox. 940nm)
para pulsos elétricos, que são então amplifi cados e demodulados.
Na saída do sensor IR [7107], uma sequência de pulsos com nível
TTL, correspondente a curva de envelope do comando recebido
do controle remoto pode ser medida. Esta sequência de pulsos é
alimentada ao controlador para um futuro processamento via porta
TC1 [7103, pino 20].
9.1.5 Display
O VFD “BJ900GNK” [POS 7100] é totalmente controlado pelo
microcontrolador. O µC também inclui estágios de driver. Apenas
dois drivers adicionais [POS 7101 e 7102] são necessários para os
grids 8 e 9 devido ao seu grande tamanho.
9.1.6 Gerador da tensão de aquecimento do VFD
O circuito próximo à POS [7106, 7108 e 7109] é usado para gerar
uma Tensão AC apropriada para os fi lamentos do VFD. Para isto,
o microcontrolador gera um sinal retangular apropriado com duty-
cycle de 50% e frequência de 30 kHz no pino 19.
As posições [5104] e[2113] atuam como um circuito ressonante.
Através do diodo zener (POS[6100]) e resistores [3119, 3122 e
3123] os dois pinos de aquecimento do VFD (“FIL1” e “FIL2”) são
protegidos e os segmentos podem ser totalmente desligados.
9.1.7 LED REC
O anel LED REC é composto de 3 Leds vermelhos, controlados
através do microcontrolador pelos pino 3 (apenas para piscar) e
pino 12 para o chaveamento on/off . A posição [7105] é usada como
um driver para o led.
9.1.8
LED
EPG
O Led EPG é um led branco e é controlado pelo pino 14 do
microcontrolador. A POS [7110] é usada como driver do led.
9.1.9 LED da Gaveta
Existem 6 leds (chip) para iluminar a gaveta, estes 6 leds estão
localizados num pequeno sub-painel com um conector de 4
pinos POS [1911]. Os leds são controlados pelo pino 11 do
microcontrolador.
9.2 Sub Painel Microcontrolador
9.2.1 Geral
Este pequeno Painel é soldado diretamente na parte superior do
Painel Analógico.
Ele é usado sem nenhuma diferença entre as 3 versões básicas
(Europa, NAFTA e APAC-Pal). Apenas o software que é carregado
na memória Flash externa é diferente.
9.2.2 Microcontrolador
A parte principal do Sub-Painel é o controlador central (CC) µP
[7804] TMP91CW12AF, que é uma CPU de 16-bits com ROM
de128k e RAM de 4kB.
Ele funciona com uma alimentação de 3V3 supply e um clock de
sistema de 24,576MHz [1801].
A fonte de 3V3 é derivada da linha “5VSTBY” e do circuito ao redor
de [7816].
Após conectar o aparelho à alimentação (power-up) o IC [7806]
gera um pulso de Reset. O sinal (“IPOR”) é diretamente
alimentado à entrada de interrupção prioritária (pino 63) para
detecção do power fail e também para a entrada do reset do CC
(Pino 30) via [7802], que é necessário para gerar somente durante
o power-up. No caso de um "power fail", o pino 30 do CC deve ser
mantido em nível alto (3V3).
A memória interna do CC é muito pequena para todas as
necessidades. Portanto existe uma memória Flash externa
[7805] com 1MByte e uma RAM [7803] 128 de kByte para suprir
as necessidades. Ambos os componentes estão conectados ao
µP via um barramento paralelo de dados/endereços. As 8 linhas
inferiores do barramento (AD0 a AD7) são multiplexadas pelo
[7801] e o sinal “ALE” do CC.
Para atualizar o software, a Flash externa pode ser reprogramada
pelo µP. Durante este processo, o [7807] é ligado pelo sinal “WE”.
Quando não há alimentação, o CC é alimentado via Cap [2816]
durante o periodo de backup. O diodo [6802] previne contra o
consumo indesejável de corrente de outros componentes.
A ROM interna do µP mantém o código de programa para o relógio
de tempo real. Apenas o microprocessador é alimentado pela
célula de backup, as memórias externas e o µP não operam no
modo de baixa frequência, apenas com o cristal [1805] de (32.768
kHz). Para ajustar a frequência do clock, a frequência pode ser
medida no pino 87 do µP num modo de teste especial.
9.2.3 Interfaces de Controle
O CC comunica-se com o Painel Digital via conexão serial, que
opera na velocidade de 19,4 kbit/s, sinais (“D_DATA”-, “A_DATA”,
“D_RDY”- e “A_RDY” no [1986]). O Painel Digital pode ser Rese-
tado gerando um nível alto no pino 16 do CC (entre eles existe o
inversor [7817] ).
9. Descrição dos Circuitos e Lista de Abreviações
Содержание VideoPlus DVDR75
Страница 6: ...6 DVDR75 ANOTAÇÕES ...
Страница 60: ...60 DVDR75 ANOTAÇÕES ...
Страница 72: ...72 DVDR75 Layouts Painel Display TR 06006_001 300103 Part 1 TR 06006a_001 Part 2 TR 06006b_001 ...
Страница 73: ...73 DVDR75 Layouts Painel Display Parte 1 Vista Inferior TR 06006a_001 240203 ...
Страница 74: ...74 DVDR75 Layouts Painel Display Parte 2 Vista Inferior TR 06006b_001 240203 ...
Страница 83: ...83 DVDR75 Layout Painel Analógico Vista Superior TR 06010_001 030203 ...
Страница 85: ...85 DVDR75 Layout Painel Analógico Vista Inferior Parte 1 TR 06011a_001 170203 ...
Страница 86: ...86 DVDR75 Layout Painel Analógico Vista Inferior Parte 2 TR 06011b_001 170203 ...
Страница 89: ...89 DVDR75 Layout Sub Painel UP Vista Superior TR 06012_001 040203 ...
Страница 92: ...92 DVDR75 Layout Painel Extensão In Out TR 06037_001 060203 ...
Страница 101: ...101 DVDR75 9 3 6 Roteamento de Vídeo Figura 9 1 Video IO Europa ...
Страница 107: ...107 DVDR75 10 Vistas Explodidas 10 1 Vista Explodida do Conjunto Figura 10 1 ...
Страница 108: ...108 DVDR75 10 1 Vista Explodida do Painel Frontal Completo Figura 10 2 ...
Страница 109: ...109 DVDR75 10 1 Vista Explodida do Painel Frontal sem os Paineis Impressos Figura 10 3 ...