Circuit Diagrams and PWB Layouts
10.
Headphone
1
8
770_5
3
2_100119.ep
s
100119
He
a
dphone
B04E
B04E
2009-10-22
4
8
204 000
8
952
AUDIO
VIA
GND_H
S
VO
IN-
VDD
1
S
HUTDOWN
BYPA
SS
2
GND
2
1
2EE0 C5
2EE1 D5
2EE4 E
3
2EE5 D5
7
8
2
3
6
7
B
C
F
F
A
2EE2 E4
2EE
3
E2
D
E
2EE6 E6
2EE7 E6
3
EE0-4 E
3
3
EE1-1 C5
1
2
3
4
5
6
9
1
4
5
3
EE2-1 D7
3
EE2-2 E7
7EE0-1 B5
7EE0-2 B6
8
9
A
7EE1 D4
D
E
FE
3
5 E7
FE
3
6 E7
B
C
FEE0 B4
IEE0 E2
IEE1 E2
IEE2 E2
IEE
3
E
3
IEE4 E
3
3
EE0-1 E
3
3
EE0-
3
F
3
IEE5 F
3
IEE6 E4
3
EE1-2 D
8
3
EE1-
3
D
8
IEE7 E6
IEE
8
E6
2EE0
3
EE1-4 D5
3
EE2-
3
E7
3
EE2-4 E7
2EE5
47p
3
6
47p
10K
3
EE0-
3
FEE0
2EE1
100n
1
8
4
5
3
EE2-1
33
R
3
EE2-4
33
R
IEE
3
IEE4
6
5
8
10
11
1
7
TPA6111A2DGN
7EE1
AMPLIFIER
Φ
3
4
9
2
IEE1
IEE6
1
8
IEE7
IEE5
3
EE1-1
22K
4
5
22K
3
EE1-4
IEE2
5
4
IEE
8
1
3
EE0-4
10K
3
EE0-1
10K
8
2EE
3
1
u
0
1
u
0
2EE4
4
+
3
V
3
PUMD12
7EE0-2
5
3
4V 100
u
2EE7
22K
3
EE1-2
27
4V 100
u
2EE6
6
1
PUMD12
7EE0-1
2
1
u
0
2EE2
+
3
V
3
-
S
TANDBY
IEE0
FE
3
6
3
6
FE
3
5
2
7
3
EE2-
3
33
R
3
EE2-2
33
R
3
6
3
EE1-
3
22K
AMP1
AMP2
ADAC(4)
ADAC(
3
)
A-PLOP
RE
S
ET-AUDIO
A-PLOP
A-
S
TBY