10.
Circuit Diagrams and PWB Layouts
Digital Bolt-On: Cimax
5
5
4
4
3
3
2
2
1
1
D
D
C
C
B
B
A
A
CI_VCC_EN
CI_VCC_EN
CI_CD2A#
CI_CD1A#
CI_IOI
S
16#
CI_V
S
1#
CI_RE
S
ET_N
PKTP_D6
PKTP_AD6
PKTP_AD2
PKTP_D2
PKTP_AD7
PKTP_D7
PKTP_VALID
PKTP_AVALID
PKTP_D0
PKTP_AD0
PKTP_
S
YNC
PKTP_A
S
YNC
PKTP_CLK
PKTP_ACLK
PKTP_D1
PKTP_AD1
PKTP_D5
PKTP_AD5
RMXP_AD
3
RMXP_D
3
PKTP_D4
PKTP_AD4
PKTP_D
3
PKTP_AD
3
TCK
TM
S
TDI
TDO
REG#
MDO_CLK
MDO_
S
YNC
MDO_VALID
MDO_D7
MDO_D6
MDO_D5
MDO_D4
MDO_D
3
MDO_D2
MDO_D1
MDO_D0
EBI_WE0_N
EBI_WE1_N
CI_CD2A#
MDI_D7
MDI_D
3
MDI_VALID
EBI_RD_N
WAIT_A#
MDI_D5
MDI_D4
CI_C
S
2_N
MDI_D6
MDI_D1
MDI_D0
EBI_D
S
_N
CI_C
S3
_N
CI_CD1A#
CI_RE
S
ET_N
MDI_D2
MDI_
S
YNC
MDI_CLK
IRQ
3
_CI_N
CI_INPACK_N
MA_7
MA_2
S
lot_D_0
MA_6
MA_0
MA_
8
MA_12
S
lot_D_4
MA_14
MA_1
3
S
lot_D_5
S
lot_D_
3
S
lot_D_2
MA_11
MA_
3
MA_10
MA_9
S
lot_D_6
MA_1
S
lot_D_1
MA_4
S
lot_D_7
MA_5
CI_IOI
S
16#
CI_V
S
1#
WAIT_A#
CI_ADDR_LH
CI_INPACK_N
CI_CTR1
CI_CTR0
CIDI_D
3
CIDI_D2
CIDI_D1
T
S
P_D7
RMXP_D0
T
S
P_VALID
RMXP_D1
RMXP_D2
TM
S
REG#
RMXP_D
3
T
S
P_
S
YNC
T
S
P_CLK
MDI_CLK
MDI_
S
YNC
MDI_VALID
RMXP_D4
RMXP_D5
RMXP_D6
RMXP_D7
CI_EN_N
TDO
MDI_D6
MDI_D5
MDI_D4
PKTP_AD0
PKTP_AD1
PKTP_AD2
PKTP_AD
3
CI_C
S
2_N
CI_C
S3
_N
RMXP_
S
YNC
RMXP_CLK
T
S
P_D0
T
S
P_D1
CI_ADDR_EN_N
PKTP_AVALID
PKTP_A
S
YNC
PKTP_ACLK
T
S
P_D2
T
S
P_D
3
T
S
P_D4
T
S
P_D5
MDI_D
3
CI_DATA_EN_N
RMXP_VALID
T
S
P_D6
PKTP_AD4
PKTP_AD5
PKTP_AD6
PKTP_AD7
MDI_D2
MDI_D1
MDI_D0
CIDI_
S
YNC
TDI
CIDI_CLK
CIDI_D0
CIDI_VALID
CIDI_D7
CIDI_D6
CIDI_D5
EBI_TA2_N
EBI_C
S3
_CI_N
EBI_C
S
2_CI_N
MDI_D7
CIDI_D4
TCK
CI_ADDR_EN_N
CI_ADDR_EN_N
MA_1
MA_0
MA_2
MA_
8
MA_9
MA_
3
MA_12
MA_11
MA_10
MA_1
3
MA_4
MA_14
MA_5
MA_6
MA_7
CI_DATA_EN_N
CI_ADDR_LH
CI_ADDR_LH
EBI_RW_N
EBI_C
S
2_CI_N
MDO_D7
MDO_D6
MDO_D5
MDO_D4
MDO_D
3
MDO_D2
MDO_D1
MDO_D0
CIDI_D0
CIDI_CLK
CIDI_D4
CIDI_D5
CIDI_D6
CIDI_D7
CIDI_D1
CIDI_D2
CIDI_D
3
MDO_CLK
EBI_RD_N
EBI_WE1_N
EBI_D
S
_N
EBI_WE0_N
CI_CD2A#
IRQ
3
_CI_N
CI_RE
S
ET_N
CI_CD1A#
CI_V
S
1#
CI_IOI
S
16#
EBI_ADDR2
EBI_ADDR
3
EBI_ADDR5
EBI_ADDR1
EBI_ADDR4
EBI_ADDR6
EBI_ADDR7
EBI_ADDR
8
EBI_ADDR9
EBI_ADDR10
EBI_ADDR14
EBI_ADDR11
EBI_ADDR12
EBI_ADDR1
3
EBI_ADDR15
EBI_ADDR0
EBI_DATA
8
EBI_DATA10
EBI_DATA1
3
EBI_DATA14
EBI_DATA11
EBI_DATA15
S
lot_D_0
S
lot_D_2
S
lot_D_1
S
lot_D_
3
S
lot_D_6
S
lot_D_5
S
lot_D_4
S
lot_D_7
CIDI_
S
YNC
CIDI_VALID
MDO_
S
YNC
MDO_VALID
IRQ
3
_CI_N
WAIT_A#
EBI_C
S3
_CI_N
EBI_DATA9
EBI_DATA12
BCM740x_R
S
T_N
CI_RE
S
ET_N
D
3
.
3
V
CI_Mod
u
le_Power
+12V
D5.0V
D5.0V
CI_Mod
u
le_Power
D
3
.
3
V
D
3
.
3
V
D
3
.
3
V
CI_Mod
u
le_Power
D
3
.
3
V
D
3
.
3
V
D
3
.
3
V
D5.0V
D5.0V
D5.0V
RMXP_VALID
5
RMXP_D7
5
RMXP_D6
5
RMXP_D5
5
RMXP_D4
5
RMXP_D2
5
RMXP_D1
5
RMXP_D0
5
PKTP_CLK
5,1
3
PKTP_
S
YNC
5,1
3
PKTP_VALID
5,1
3
PKTP_D7
5,1
3
PKTP_D6
5,1
3
PKTP_D5
5,1
3
PKTP_D4
5,1
3
PKTP_D
3
5,1
3
PKTP_D2
5,1
3
PKTP_D1
5,1
3
PKTP_D0
5,1
3
EBI_DATA[
8
..15]
8
EBI_ADDR[0..21]
8
RMXP_
S
YNC
5
RMXP_CLK
5
CI_RE
S
ET_N
5
EBI_RW_N
6,
8
CI_VCC_EN
5
CI_EN_N
5
EBI_WE0_N
8
EBI_TA2_N
8
EBI_C
S
2_CI_N
8
EBI_RD_N
6,
8
EBI_WE1_N
8
EBI_C
S3
_CI_N
8
IRQ
3
_CI_N
5
EBI_D
S
_N
6,
8
CI_V
S
1#
5
CI_IOI
S
16#
5
CI_CD1A#
5
CI_CD2A#
5
RMXP_AD
3
5
T
S
P_VALID
1
3
T
S
P_D7
1
3
T
S
P_
S
YNC
1
3
T
S
P_CLK
1
3
T
S
P_D6
1
3
T
S
P_D5
1
3
T
S
P_D4
1
3
T
S
P_D
3
1
3
T
S
P_D2
1
3
T
S
P_D1
1
3
T
S
P_D0
1
3
CI_CTR0
5
CI_CTR1
5
BCM740x_R
S
T_N
8
Cimax
PCMCIA
s
ocket in
s
ertion type 6
8
pin
S
t
a
nd off= 5mm
DATA DIR=0 B INPUT CPU TO CI
DATA DIR=1 A INPUT CI TO CPU
4
3
57
46
42
3
2
2
3
59
12
3
0
60
56
61
6
6
2
5
20
40
3
9
22
1
3
5
3
3
7
24
64
9
2
49
51
6
8
7
19
27
3
5
8
6
3
65
16
17
62
54
33
1
8
6
3
8
3
50
15
67
3
5
4
8
11
55
41
6
14
2
8
47
21
26
29
3
4
10
3
1
45
25
4
44
1
8
5
For U29
C2
8
7
*
0.1
u
C2
8
7
*
0.1
u
L
3
0
*
470
u
H/1.2A
L
3
0
*
470
u
H/1.2A
D
3
*S
R160
D
3
*S
R160
D0
3
D1
4
D2
7
D
3
8
D4
1
3
D5
14
D6
17
D7
1
8
OE
1
LH
11
Q0
2
Q1
5
Q2
6
Q
3
9
Q4
12
Q5
15
Q6
16
Q7
19
VCC
20
GND
10
U2
3
*
74HC
3
7
3
U2
3
*
74HC
3
7
3
1
2
3
4
5
6
7
8
RN99
*33
RN99
*33
C2
8
1
*
0.1
u
C2
8
1
*
0.1
u
1
2
3
4
5
6
7
8
RN140
*33
RN140
*33
D0
3
D1
4
D2
7
D
3
8
D4
1
3
D5
14
D6
17
D7
1
8
OE
1
LH
11
Q0
2
Q1
5
Q2
6
Q
3
9
Q4
12
Q5
15
Q6
16
Q7
19
VCC
20
GND
10
U24
*
74HC
3
7
3
U24
*
74HC
3
7
3
1
2
3
4
5
6
7
8
RN1
3
9
*33
RN1
3
9
*33
C454
*
0.1
u
C454
*
0.1
u
E
S
D7
*
E
S
D/06
E
S
D7
*
E
S
D/06
C2
8
9
*
220p
C2
8
9
*
220p
1
2
3
4
5
6
7
8
RN1
3
6
*
10K
RN1
3
6
*
10K
C2
8
2
*
0.1
u
C2
8
2
*
0.1
u
C2
88
*
0.1
u
C2
88
*
0.1
u
E
S
D2
*
E
S
D/06
E
S
D2
*
E
S
D/06
R
3
1
3
*
1K/1
%
R
3
1
3
*
1K/1
%
U29_
*
LC4064V-75T100C
U29_
*
LC4064V-75T100C
R
3
0
8
*
75/1
%
R
3
0
8
*
75/1
%
1
3
2
Q9
*
BC
8
4
8
Q9
*
BC
8
4
8
1
2
3
4
5
6
7
8
RN101
*33
RN101
*33
+
EC44
*
100
u
/25V
+
EC44
*
100
u
/25V
1
2
3
4
5
6
7
8
RN100
*33
RN100
*33
+
EC4
3
*
100
u
/25V
+
EC4
3
*
100
u
/25V
R7
3*
0
R7
3*
0
COMP
5
TCAP
3
IPK
7
IDC
8
I
S
WC
1
I
S
WE
2
VCC
6
GND
4
U2
8
*
P
S3
406
3
A-
S8
U2
8
*
P
S3
406
3
A-
S8
1
2
3
4
5
6
J11
*
D/1x6 HEADER 2.54mm
J11
*
D/1x6 HEADER 2.54mm
R2
8
5
*
10K/1
%
R2
8
5
*
10K/1
%
C45
3
*
0.1
u
C45
3
*
0.1
u
E
S
D10
*
E
S
D/06
E
S
D10
*
E
S
D/06
E
S
D5
*
E
S
D/06
E
S
D5
*
E
S
D/06
1
2
3
4
5
6
7
8
RN1
38
*33
RN1
38
*33
GND
26
I2
27
B7
2
8
B6
29
B5
3
0
B4
3
1
GND (B
a
nk
0)
3
2
VCCO (B
a
nk
0)
33
B
3
3
4
B2
3
5
B1
3
6
B0
3
7
CLK1/IN
3
38
CLK2/IN4
3
9
VCC
40
C0
41
C1
42
C2
4
3
C
3
44
VCCO (B
a
nk
1)
45
GND (B
a
nk
1)
46
C4
47
C5
4
8
C6
49
C7
50
VCC
75
TDO
74
IN6
7
3
D
8
72
D9
71
D10
70
D11
69
GND (B
a
nk 1)
6
8
D12
67
D1
3
66
D14
65
D15
64
VCCO(B
a
nk 1)
6
3
IN5
62
C15
61
C14
60
C1
3
59
C12
5
8
GND (B
a
nk 1)
57
C11
56
C10
55
C9
54
C
8
5
3
TM
S
52
GND
51
A7
100
A6
99
A5
9
8
A4
97
GND (B
a
nk
0)
96
VCCO( B
a
nk
0)
95
A
3
94
A2
9
3
A1
92
A0/GOE0
91
VCC
90
CLK4/IN9
8
9
CLK
3
/IN
8
88
D0/GOE1
8
7
D1
8
6
D2
8
5
D
3
8
4
VCCO (B
a
nk
1)
83
GND (B
a
nk
1)
8
2
D4
8
1
D5
8
0
D6
79
D7
7
8
IN7
77
GND
76
GND
1
TDI
2
A
8
3
A9
4
A10
5
A11
6
GND (B
a
nk 0)
7
A12
8
A1
3
9
A14
10
A15
11
IN0
12
VCCO (B
a
nk 0)
1
3
B15
14
B14
15
B1
3
16
B12
17
GND (B
a
nk 0)
1
8
B11
19
B10
20
B9
21
B
8
22
IN1
2
3
TCK
24
VCC
25
U29
*
LC4064V-75T100C
U29
*
LC4064V-75T100C
R
3
07
*
75/1
%
R
3
07
*
75/1
%
R
3
12
*
10K/1
%
R
3
12
*
10K/1
%
R
8
2
*
0
R
8
2
*
0
1
2
3
Q7
*
BC
8
5
8
Q7
*
BC
8
5
8
C107
*
0.1
u
C107
*
0.1
u
C290
*
0.1
u
C290
*
0.1
u
R
3
05
*
0.5/0
8
R
3
05
*
0.5/0
8
E
S
D
3*
E
S
D/06
E
S
D
3*
E
S
D/06
C455
*
0.1
u
C455
*
0.1
u
1
2
3
4
5
6
7
8
RN1
3
7
*
10K
RN1
3
7
*
10K
1
3
2
Q
8
*
RK7002
Q
8
*
RK7002
E
S
D
8*
E
S
D/06
E
S
D
8*
E
S
D/06
A1
2
A2
3
A
3
4
A4
5
A5
6
A6
7
A7
8
A
8
9
OE
19
DIR
1
B1
1
8
B2
17
B
3
16
B4
15
B5
14
B6
1
3
B7
12
B
8
11
VCC
20
GND
10
U25
*
74L
S
245
U25
*
74L
S
245
R
3
06
*
0.5/0
8
R
3
06
*
0.5/0
8
C2
83
*
0.1
u
C2
83
*
0.1
u
R
3
14
*
10K/1
%
R
3
14
*
10K/1
%
R77
*
10K/1
%
R77
*
10K/1
%
C452
*
0.1
u
C452
*
0.1
u
R
3
09
*
1K/1
%
R
3
09
*
1K/1
%
C2
8
5
*
0.1
u
C2
8
5
*
0.1
u
R7
8*
0
R7
8*
0
C2
8
6
*
0.1
u
C2
8
6
*
0.1
u
C2
8
4
*
0.1
u
C2
8
4
*
0.1
u
C109
*
0.1
u
C109
*
0.1
u
E
S
D6
*
E
S
D/06
E
S
D6
*
E
S
D/06
C26
8
*
10
u
/10V/0
8
C26
8
*
10
u
/10V/0
8
C10
8
*
0.1
u
C10
8
*
0.1
u
R54
*
10K/1
%
R54
*
10K/1
%
R
8
4
*
0
R
8
4
*
0
R
3
10
*3
K
R
3
10
*3
K
R
88
*
0
R
88
*
0
R74
*
10K/1
%
R74
*
10K/1
%
D2
3
2
IOI
S
16
33
GND_2
3
5
CD1
3
6
MDO
3
3
7
MDO4
38
MDO5
3
9
MDO6
40
MDO7
41
CE2
42
V
S
1
4
3
IORD
44
IOWR
45
MI
S
TRT
46
MDI0
47
MDI1
4
8
MDI2
49
MDI
3
50
VCC_2
51
VPP-2
52
MDI4
5
3
MDI5
54
MDI6
55
MDI7
56
MICLKO
57
RE
S
ET
5
8
WAIT
59
INPACK
60
REG
61
MOVAL
62
GND_4
1
D
3
2
D4
3
D5
4
D6
5
D7
6
CE1
7
A10
8
OE
9
A11
10
A9
11
A
8
12
A1
3
1
3
A14
14
WE
15
IRQ
16
VCC_1
17
VPP-1
1
8
MIVAL
19
MCLKI
20
A12
21
A7
22
A6
2
3
A5
24
A4
25
A
3
26
A2
27
A1
2
8
A0
29
D0
3
0
D1
3
1
MO
S
TRT
6
3
MDO0
64
MDO1
65
MDO2
66
CD2
67
GND_
3
3
4
GND_1
6
8
69
69
70
70
71
71
72
72
7
3
7
3
74
74
J10
*
D/PCMCIA FCI
J10
*
D/PCMCIA FCI
C2
8
0
*
0.1
u
C2
8
0
*
0.1
u
R
3
11
*
100/1
%
R
3
11
*
100/1
%
E
S
D4
*
E
S
D/06
E
S
D4
*
E
S
D/06
E
S
D1
*
E
S
D/06
E
S
D1
*
E
S
D/06
E
S
D9
*
E
S
D/06
E
S
D9
*
E
S
D/06
1
8
610_512_090605.ep
s
090605