EN 43
SHA2.0U LA
7.
Circuit Diagrams and PWB Layouts
Layout HV Board Panel (Top Side Overview)
C1
C2
C3
C4
C5
C6
C7
C8
C12
C13
C14
C15
C16
D6
B7
A8
B7
B8
A9
A9
A9
D11
E9
B11
B6
C6
C17
C18
C19
C20
C21
C22
C23
C24
C25
C26
C27
C28
C32
C7
C7
C6
A3
A3
A3
A6
A11
D2
D9
C9
C6
C2
C33
C34
C35
C36
C37
C38
C39
C40
C41
CN1
CN2
CN3
CN4
A2
D4
D4
C4
D5
D5
B7
B6
C7
E6
C12
B12
A12
CN5
CN6
CN7
D1
D2
D3
D4
D5
D6
D7
D8
D9
D10
D1
C1
B1
D9
D9
C9
D4
D4
D4
E8
D8
D8
D8
D11
D12
D13
D14
D15
D16
D17
D18
D19
F1
IC1
Q1
Q2
C8
D4
C5
D8
E4
D4
C4
D4
C4
E6
C7
D6
D6
Q3
Q4
Q5
Q6
Q7
Q8
Q9
Q10
Q11
Q12
Q13
Q14
R1
D6
B7
B5
B7
B6
B8
B6
D7
B8
C6
B8
C6
D6
R2
R4
R5
R6
R7
R8
R9
R10
R11
R12
R13
R14
R15
D6
B7
B7
C7
B7
B7
E9
D9
D7
D7
D7
D7
D7
R16
R17
R19
R20
R22
R23
R24
R25
R26
R27
R28
R29
R30
C6
B7
D7
C6
C7
C6
B6
C9
D4
D6
B6
D4
C4
R31
T1
T2
T3
T4
T5
T6
U1
U2
ZD1
D7
D10
C10
B10
D2
C2
B2
B8
B5
D6
A
B
C
D
E
A
B
C
D
E
1
8
6
4
10
9
5
2
11
3
7
12
1
8
6
4
10
9
5
2
11
3
7
12