3 Development Board Circuit
3.5 DDR3
DBUG375-1.2E
13(34)
Name
FPGA Pin No. BANK I/O Level Description
DDR3_BA0
F4
7
1.5V
Bank address
DDR3_BA1
U4
6
1.5V
Bank address
DDR3_BA2
F3
7
1.5V
Bank address
DDR3_CASn
C3
7
1.5V
Column address strobe
DDR3_CK_EN
E3
7
1.5V
Clock Enable
DDR3_CKn
R22
3
1.5V
Differential clock
DDR3_CKp
P22
3
1.5V
Differential clock
DDR3_DQ0
M5
6
1.5V
Data
DDR3_DQ1
T3
6
1.5V
Data
DDR3_DQ2
M3
6
1.5V
Data
DDR3_DQ3
T2
6
1.5V
Data
DDR3_DQ4
Y1
6
1.5V
Data
DDR3_DQ5
U1
6
1.5V
Data
DDR3_DQ6
N3
6
1.5V
Data
DDR3_DQ7
V1
6
1.5V
Data
DDR3_DQ8
T1
7
1.5V
Data
DDR3_DQ9
K3
7
1.5V
Data
DDR3_DQ10
P1
7
1.5V
Data
DDR3_DQ11
J1
7
1.5V
Data
DDR3_DQ12
L5
7
1.5V
Data
DDR3_DQ13
H3
7
1.5V
Data
DDR3_DQ14
M1
7
1.5V
Data
DDR3_DQ15
H1
7
1.5V
Data
DDR3_LDM
R3
6
1.5V
Data input mask
DDR3_LDQSn
R4
6
1.5V
Data strobe
DDR3_LDQSp
P4
6
1.5V
Data strobe
DDR3_ODT
B2
7
1.5V
On-Die Termination Enable
DDR3_RASn
D1
7
1.5V
Row address strobe
DDR3_RSTn
W4
6
1.5V
Reset
DDR3_UDM
K4
7
1.5V
Data input mask
DDR3_UDQSn L1
7
1.5V
Data strobe
DDR3_UDQSp L2
7
1.5V
Data strobe
DDR3_WEn
C1
7
1.5V
Write enable
Содержание DK-START-GW2A55-PG484 V1.3
Страница 1: ...DK START GW2A55 PG484_V1 3 User Guide DBUG375 1 2E 09 01 2021 ...
Страница 44: ......