Figure 7.
NI FlexRIO FPGA Module Front Connector Pin Assignments and Locations
Bank 0
PCB
Primary Side
+3.3V
SCL
TB_Present
+1 2 V
Vcc o
RSVD
GND
IOModSyncClk_n
IOModSyncClk
GND
GPIO_0_n
GPIO_0
GND
GPIO_1_n
GPIO_1
GND
GPIO_CC_2_n
GPIO_CC_2
GND
GPIO_3_n
GPIO_3
GND
GPIO_4_n
GPIO_4
GND
GPIO_5_n
GPIO_5
GND
GPIO_6_n
GPIO_6
GND
GPIO_7_n
GPIO_7
GND
GPIO_8_n
GPIO_8
GND
GPIO_9_n
GPIO_9
GND
GPIO_10_n
GPIO_10
GND
GPIO_11_n
GPIO_11
GND
GPIO_12_n
GPIO_12
GND
GND
GPIO_13_n
GPIO_13
P2
P1
S148
S147
S146
S145
S144
S143
G36
S142
S141
G35
S140
S139
G34
S138
S137
G33
S136
S135
G32
S134
S133
G31
S132
S131
G30
S130
S129
G29
S128
S127
G28
S126
S125
G27
S124
S123
G26
S122
S121
G25
S120
S119
G24
S118
S117
G23
S116
S115
G22
G37
P
2
P1
S
74
S73
S72
S71
S70
S69
G36
S68
S67
G35
S66
S65
G34
S64
S63
G33
S62
S61
G32
S60
S59
G31
S58
S57
G30
S56
S55
G29
S54
S53
G
28
S52
S51
G27
S50
S49
G26
S48
S47
G25
S46
S45
G24
S44
S43
G23
S42
S41
G22
G37
+12V
+3.3V
SDA
TB_Power_Good
Vcco
Veeprom
TDC_Assert_CLK_n
GND
GPIO_24_n
GPIO_24
GND
GPIO_25_n
GPIO_25
GND
GPIO_CC_26_n
GPIO_CC_26
GND
GPIO_27_n
GPIO_27
GND
GPIO_28_n
GPIO_ 28
GND
GPIO_29_n
GPIO_29
GND
GPIO_30_n
GPIO_30
GND
GPIO_31_n
GPIO_31
GND
GPIO_32_n
GPIO_32
GND
GPIO_33_n
GPIO_33
GND
GPIO_34_n
GPIO_34
GND
GPIO_35_n
GPIO_35
GND
GPIO_36_n
GPIO_36
GND
GPIO_37_n
GPIO_37
GND
GND
PCB
Secondary Side
Bank 1
PCB
Primary Side
GND
GPIO_CC_14_n
GPIO_CC_14
GND
GPIO_15_n
GPIO_15
GND
GPIO_16_n
GPIO_16
GND
GPIO_17_n
GPIO_17
GND
GPIO_18_n
GPIO_18
GND
GPIO_19_n
GPIO_19
GND
GPIO_20_n
GPIO_20
GND
GPIO_21_n
GPIO_21
GND
GPIO_22_n
GPIO_22
GND
GPIO_23_n
GPIO_23
GND
GPIO_58_n
GPIO_58
GND
GPIO_59_n
GPIO_59
GND
GPIO_CC_60_n
GPIO_CC_60
GND
GPIO_61_n
GPIO_61
GND
GPIO_62_n
GPIO_62
GND
GPIO_63_n
GPIO_63
GND
GND
GPIO_64_n
GPIO_64
GPIO_65_n
GPIO_65
GND
GPIO_66_n
GPIO_67_n
GPIO_66
GND
GND
GPIO_67
G20
G21
S114
S113
S112
S111
S110
S109
G18
S108
S107
G17
S106
S105
G16
S104
S103
G15
S102
S101
G14
S100
S99
G13
S98
S97
G12
S96
S95
G11
S94
S93
G10
S92
S91
G9
S90
S89
G8
S88
S87
G7
S86
S85
G6
S84
S83
G5
S82
S81
G4
G19
S80
S79
G3
S78
S77
G2
S76
S75
G1
G20
G21
S40
S39
S38
S37
S36
S35
G18
S34
S33
G17
S32
S31
G16
S30
S29
G15
S28
S27
G14
S26
S25
G13
S24
S23
G12
S22
S21
G11
S20
S19
G10
S18
S17
G9
S16
S15
G8
S14
S13
G7
S12
S11
G6
S10
S9
G5
S8
S7
G4
G19
S6
S5
G3
S4
S3
G2
S2
S1
G1
GND
GND
GPIO_CC_38_n
GPIO_CC_38
GPIO_39_n
GPIO_39
GPIO_40_n
GPIO_40
GND
GPIO_41_n
GPIO_41
GND
GPIO_42_n
GPIO_42
GND
GPIO_43_n
GPIO_43
GND
GPIO_44_n
GPIO_44
GND
GPIO_45_n
GPIO_45
GND
GPIO_46_n
GPIO_46
GND
GPIO_47_n
GPIO_47
GND
GPIO_48_n
GPIO_48
GND
GPIO_49_n
GPIO_49
GND
GPIO_CC_50_n
GPIO_CC_50
GND
GPIO_51_n
GPIO_51
GND
GPIO_52_n
GPIO_52
GND
GPIO_53_n
GPIO_53
GND
GPIO_54_n
GPIO_54
GND
GPIO_55_n
GPIO_55
GND
GPIO_56_n
GPIO_56
GND
GPIO_57_n
GPIO_57
GND
GND
PCB
Secondary Side
Bank 2
Bank 0
Bank 2
Bank 1
NI FlexRIO
Kintex-7
325T
FPGA
TDC_Assert_CLK
Note
Pins S72 and S146 are shorted together on the NI 7971R.
Related Information
Installing the Application Software and Driver
on page 5
NI PXIe-7971R FPGA Module Getting Started Guide
|
© National Instruments
|
11