![Alpha Data XRM(2)-DAC-D4/1G Скачать руководство пользователя страница 40](http://html1.mh-extra.com/html/alpha-data/xrm-2-dac-d4-1g/xrm-2-dac-d4-1g_user-manual_2905503040.webp)
XRM(2)-DAC-D4/1G User Guide
V2.2 - Mar 8, 2018
4.5 Q_DDS_REG (0x04)
Data written to this location sets the DDS phase accumulator increment to determine the output frequency based
on the DAC sample clock frequency.
The actual output frequency is related to the signed 32-bit register value by:
F
out
= F
dac
* F
norm
= F
dac
* RegVal/(2
32
)
where F
dac
= the DAC clocking frequency (= 2*DCLK=4 * FABRCLK frequency), F
norm
is the normalised frequency
and RegVal is the register setting.
D31 to D24:
D31 DDS phase increment D31 msb
D30 DDS phase increment D30
D29 DDS phase increment D29
D28 DDS phase increment D28
D27 DDS phase increment D27
D26 DDS phase increment D26
D25 DDS phase increment D25
D24 DDS phase increment D24
D23 to D16:
D23 DDS phase increment D23
D22 DDS phase increment D22
D21 DDS phase increment D21
D20 DDS phase increment D20
D19 DDS phase increment D19
D18 DDS phase increment D18
D17 DDS phase increment D17
D16 DDS phase increment D16
D15 to D8:
D15 DDS phase increment D15
D14 DDS phase increment D14
D13 DDS phase increment D13
D12 DDS phase increment D12
D11 DDS phase increment D11
D10 DDS phase increment D10
D9
DDS phase increment D9
D8
DDS phase increment D8
D7 to D0:
D7
DDS phase increment D7
Page 36
Register Description
xrm-dac-d4-1g-manual_v2_2.pdf